搜索资源列表
Computer-Engineering-Experiment
- 包含数码管滚动显示,串口通信,小键盘输入,定时器/计数器等设计程序。-Scroll containing the digital, serial communication, keypad input, timer/counter and other design programs.
cnt100
- 一百进制计数器,采用层次化设计,底层文件为十进制计数器,顶层文件原理图设计-the procedure is based on vhdl,it can count 100,and use top-down
Frequency-divider
- 利用Verilog设计的在停车场情况下的模拟的分频器和计数器的代码-The use of Verilog design in the parking lot in case of analog frequency divider and counter code
Timing-
- 利用verilog设计的停车场中的计数器计时器和计费器,完成智能管理效果-Use the counter timer and meter parking lot in the Verilog design, intelligent management
I2CRTC
- 本文研究了基于数码管显示的数字时钟系统设计与实现。该系统具有时间设置及显示、闹钟、计时等功能,系统以MSP430单片机为核心,主要进行基于MSP430单片机的低功耗型数字时钟及其系统的研究。系统带有数码管显示器,配合按键提供友好的用户界面,操作简单,该数字时钟能长期、连续、可靠、稳定的工作;同时还具有体积小、功耗低等特点,便于携带,使用方便。系统软件设计包括单片机编程。单片机软件编程主要实现按键、数码管显示、时钟、计时、闹钟等模块功能。 在本设计中充分利用了单片机内部资源,涉及到
demo3-seg2_vhdl
- ep1c3-seg1_vhdl,7段数码管实验2:递增方式在4位数码管上向上计数显示从0000-0001->0002……..9999….0000….0001…. 设计了一个4位十进制计数器,并用数码管显示当前计数值-ep1c3-seg1 vhdl, 7-segment LED Experiment 2: incrementally on four digital display counts up 0000-0001-> 0002 ...... ..9999 ... ...
think8count
- 一个经过完善设计的全新、快速和优秀的网站计数器解决方案,它的体系结构经过特别优化,可以满足从个人到企业各方面应用的要求,程序小而精悍,没有任何多余代码,力求简洁大方,不影响版面的美观-After a well-designed new, rapid and excellent website counter solutions, its architecture has been specifically optimized to meet the requirements of all asp
3.5
- 用C语言设计单片机上的定时计数器的功能和使用-Function and use of the timer counter on the microcontroller C language design
2-4decoder
- 设计一个4位二进制计数器。 ①计数范围从0000-1111,有低位进位输入和进位输出 ②有使能、异步复位功能 ③有同步置数功能 -Design a 2-4 decoder
DTCNT9999
- 9999计数器,源代码用VHDL进行书写,设计中有计数模块,动态扫描模块,动态显示模块。书写规范,易于理解。-9999 counters, source code written in VHDL are, in the design of counting module, dynamic scanning module, dynamic display module.
cnt2
- 16位二进制计数器及设计代码其测试代码(vhdl)-16-bit binary counter and design codes and test code (vhdl)
timecounter
- 本设计可直接用作时钟计数器,同时有调时,定时功能。 Led[3:0]显示秒钟的变化情况。 func用作计时,调时,定时功能转换。 Ledarrive用于提示计时时间已到。 change可使秒钟在数码管显示。 plus键在调时计时时使时钟加一。 shift用于调时计时时分计时与时计时的调整转换。-This design can be used directly as a clock counter, while when adjusted, timing function.
4-code
- 设计一个十进制计数器,具有显示位置随计数时钟在八个数码管中左右滚动的功能。-Design of a decimal counter, a display position with the count clock in at around eight digital scrolling function.
shiyan6
- 实验六一位十进制计数器共阳极数码管,用共阳极管设计一个计数器-Experiment 6 One decimal digit counter common anode LED, common anode tube design with a counter
Counter-Design-with-FF
- 利用不同种类的寄存器设计任意计数序列的计数器。-Using different types of register design of arbitrary sequence counter counts.
S3F84K4_BatteryCharger
- 电池充电器参考设计基于锂离子电池,这广泛应用于便携式电子 今天的设备。它还可以收取其他电池如 SLA,镍镉,镍氢电池的变化不大 软件。 电池充电器参考设计使用三星新开发单片机 S3F84K4,是理想的 在广泛的电子应用中使用要求简单的定时器/计数器,PWM,ADC。12 位 PWM 和 10 位模拟到数字转换器中制作最适宜的充电算法可能重要的环节。 特殊功能包括生成在复位电路,减少了使用外部的内部 RC 振荡器 组件。-The battery charger refe
count
- 本实验利用VHDL 硬件描述语言设计一个0~9999 的加法计数器。根据一定频率的触发 时钟,计数器进行加计数,并利用数码管进行显示,当计数到9999 时,从0 开始重新计数。 SW0 为复位开关。当开关拨至高点平时,计数器归0,当开关拨至低电平时,计数器开始计数。 该电路包括分频电路,计数器电路,二进制转BCD 码电路和数码管显示电路。-This experiment uses VHDL hardware descr iption language to design a 0 ~
LPC2106
- 本设计采用LPC2106在protues8.0这种搭建仿真电路,并且移植uC/OS-Ⅱ操作系统,创建用户任务。适合想要用LPC2106开发移植的同学学习,在keil 5中运行源代码。主要实现了篮球赛的24秒计数器功能。-This design uses LPC2106 in protues8.0 this build simulation circuit, and transplantation uC/OS-Ⅱ operating system, create user tasks. For w
VHD-L-QUARTUS--Counter
- 基于QUARTUS软件的VHDL语言开发,文件中含有VHDL语言设计的分频器,加法减法计数器,并生成有原理图,只要有QUARTUS软件即可仿真运行。-VHDL QUARTUS Counter
fp
- FPGA基础程序,分频器的设计及实现,利用计数器实现-FPGA based program, crossover design and implementation, realized by the counter