搜索资源列表
axay1
- 电动汽车的加速度仿真模块,其输入为汽车的横摆角速度、汽车纵向速度和横向速度,输出为汽车坐标系下相应的纵向和横向加速度。-The electric car acceleration simulation module, its input for the car' s yaw rate, vehicle longitudinal speed and lateral speed, output for the vehicle coordinate system corresponding lo
Fz
- 汽车的轮胎垂向力计算模块,模型输入为汽车的实体参数、汽车的电动参数纵向和横向加速度,输出为汽车四个轮胎的垂向力。-Automobile tire vertical force calculation module, the model input for the entity parameters of the car, the electric parameters of the car' s longitudinal and lateral acceleration, the outp
achievement-management-system
- 本系统从功能上划分可分为以下几大模块:功能模块管理,组权限管理,学生信息管理,课程信息管理,学生成绩管理,授课信息管理,学生信息查询,学生成绩统计等几大模块。以下将对各子模块进行说明。 功能模块管理:将系统功能模块保存到数据库中以便于动态地进行不同用户组权限的分配等操作。本模块包括功能模块的添加,删除,修改等。 组权限管理:对用户进行分组,并将权限设置到不同的用户组。 学生信息管理模块:输入学生基本信息,并可以对学生信息进行添加、查询、修改、删除。还可以关键字查询并从数据库里调出的
exp9
- 本实验要完成的任务是设计一个四位二进制全加器。具体的实验过程就是利用实验系统上的拨动开关模块的SW17~SW14作为一个加数X输入,SW13~SW10作为另一个加数Y输入,用LED模块的LEDG0~LEDG4来作为结果S输出,LED亮表示输出‘1’,LED灭表示输出‘0’。-To complete the task of the experiment is to design a four bit binary full adder. The specific experimental proc
Td022rarh
- 此程序源码为脉宽测量电路vhdl代码,能够对输入的脉冲信号用10HZ时钟进行计数数,输出计数结果。主模块调用显示出来、计数、控制三个模块实现主体功能 可直接使用。 -This program source for a pulse width measuring circuit VHDL code, it is possible to input a pulse signal with 10HZ clock count number, the output of the counting re
di4
- 1、 用16*16点阵的发光二极管逐行扫描显示“一”字。 2、 输入为四位二进制矢量。 3、 采用行列扫描的方法,用四位二进制做行选信号(总共16列),如选中第一行,则扫描第一行之中哪些行是高电平(1),哪些行是低电平(0) 为高电平的则点亮,为低电平的不亮。 4、 注意扫描频率的设置,扫描频率足够快,才能动态扫描“一”字。 5、 程序由行扫描模块和显示模块构成。 行扫描模块输入为一个时钟信号和重置信号,输出为4位二进制(用sel表示)行选信号,用来选中行,进行扫描。 显
wu2
- 1、 用16*16点阵的发光二极管逐行扫描显示“一”字。 2、 输入为四位二进制矢量。 3、 采用行列扫描的方法,用四位二进制做行选信号(总共16列),如选中第一行,则扫描第一行之中哪些行是高电平(1),哪些行是低电平(0) 为高电平的则点亮,为低电平的不亮。 4、 注意扫描频率的设置,扫描频率足够快,才能动态扫描“一”字。 5、 程序由行扫描模块和显示模块构成。 行扫描模块输入为一个时钟信号和重置信号,输出为4位二进制(用sel表示)行选信号,用来选中行,进行扫描。
di3
- IP核和乘法运算模块分别有两个输入端口a、b和clk时钟脉冲信号及一个输出端口p,用例化语句将这两个模块合成一个乘法器后就生成了由两个输入端口a、b和clk时钟脉冲信号及两个输出端口p1、p2组成。-IP cores and multiplication module respectively, the two input ports of a, b, and clk clock signal and an output port p, these two modules with the in
Smith
- 圆图软件设计要求计算结果以图形和数据并行输出,处理包括复数的矩阵运算。为使程序代码简单,执行运算速度快,计算精度高,选择MATLAB 软件作为设计技术平台较为理想(也可利用VC,VB等)。该软件数学表示、函数集丰富且功能强大、良好的用户界面以及许多函数本身会绘制图形且自动选取坐标刻度等显著优点,特别适用大量计算。利用MATLAB强大的作图功能容易画出完整的Smith 圆图。整个圆图软件分为用户图形界面模块、圆图计算模块、画图演示模块。上述: 大模块又进一步分解,其中用户图形界面模块分为:主页、主
pidaicheng
- 设计单片机系统拟实现电子调速皮带秤。本系统利用称重传感器测量输送带有效称量段上物料的重量,并将被测重力转换成相应的模拟电压信号,经放大器放大后,由A/D转换成数字量。与此同时,速度传感器将皮带速度转换为计数脉冲后进行整形。2路信号都送到C8051F410中进行计算、处理,得到当前皮带秤的瞬时流量值,对瞬时流量进行积分得到一段时间内的累积重量。瞬时流量与给定流量进行计较,运用PID算法,输出控制信号控制变频器来改变电机转速,从而可以实现流量的闭环控制。此部分需要设计2路信号输入通道,分别为称重传感
CAN-analog-input-and-switch-output
- 基于CAN的模拟量输入与开关量输出,程序正常运行的条件: 1、安装板卡,连接模块; 2、安装板卡驱动程序。-CAN analog input and switch output, the program normal operation conditions: 1, mounting board connection module 2, install the board driver.
stm32_speex
- 改工程来自Stm32官方网站,针对wifimodII的核心模块做了适当修改,硬件上改动 TIM1ch1输出改为TIM8ch3输出; ADC1ch1输入改为ADC1ch0;针对官方库函数的引用做了些变动,其中使用到MicroLib中内存管理,修改了堆的尺寸。-Improvement Project from official website of Stm32, appropriate modifications to the core module for wifimodII the ha
stm32-Develop
- 一个基于STM32的应用,介绍各个模块的使用方法及简单应用。主要是对输入,输出,及3个串口的使用方法做了详细介绍。-One based on the the STM32 application, introduced the use of the various modules and simple application. Made a detailed introduction to the use of inputs, outputs, and three serial.
counter
- 设计一个十进制计数器模块,输入端口包括 reset、up_enable 和 clk,输出端口为 count 和 bcd,当 reset 有效时(低电平),bcd 和 count 输出清零,当 up_enable 有效时(高电 平),计数模块开始计数(clk 脉冲数),bcd 为计数输出,当计数为 9 时,count 输出一 个脉冲(一个 clk周期的高电平,时间上与“bcd=9”时对齐)-Design of a decimal counter module, input port,
Household-type-UPS-system
- 家用型UPS智能控制系统 本程序应用于UPS电源控制系统,市电正常时,系统对UPS电源进行电量检测及充电控制,市电掉电时由UPS电源对外 供电(可设定有效时间段),系统可以设置掉电延时时间、市电恢复送电延时时间、充电频率、UPS输出方式(晶体 管或继电器)、系统时间、LCM背光延时时间、LCM对比度、菜单自动退出延时时间等;系统还可以查询UPS总输出时 间、最近五次UPS输出时刻; 人机界面采用LCM显示模块输出,输入部分使用四个按钮;UPS电源电量检测采用ADC080
hkdc
- 系统的主要功能 1)系统统登录:仅接受指定信息的用户登录,确保数据安全性. 2)贴子浏览:负责分页列出网站所有BBS的信息,包括标题、类型、来源字段及发布日期,每条贴子的标题被做成一个超链接,点击它们就能跳转页面进行贴子阅读. 3)贴子阅读:在其他页面中点击标题链接即进入贴子阅读页面,此时,每条贴子的详细信息将被取出,包括内容、标题、关键字等,并按照相对固定的格式放置在页面的不同区域,所有贴子使用大致相同的页面布局,只是各字段对应的内容不同而已. 4)贴子查询:该模块提供了
sine
- 正弦信号发生器的设计,正弦信号发生器的结构由3 部分组成。数据计数器或地址发生器、数据ROM 和D/A。性能良好的正弦信号发生器的设计要求此3 部分具有高速性能,且数据ROM 在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获最方便。下图是此信号发生器结构图,顶层文件SINGT.VHD 在FPGA 中实现,包含2 个部分:ROM 的地址信号发生器,由5 位计数器担任,和正弦数据ROM,拒此,ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB或ESB等。
FBee_V2.00_bin_files
- 更新传感器数据协议,将 FBee 系列产品加入“飞云”计划 通用模块中不再支持 GPRS 模块,而由专用的Zigbee-GPRS 网关替代 增加 PM3 睡眠模式 增加 ATXP 指令,延长睡眠时间至255 分钟+ 增加睡眠控制口 P1.2,睡眠方式进行了改进,详见:八、睡眠模式介绍 DIO1-DIO3 设为通用IO,可设置输入、输出状态,取消原输入口设置指
base-on-Cortexm3
- 本数控恒流源系统主要由恒流源控制电路、DC/DC变换电路和单片机控制部分三个功能模块组成。恒流源控制电路由硬件闭环稳流电路实现输出电流的稳定控制。DC/DC转换模块采用单端正激式DC/DC变换电路,可实现降压和升压的功能,扩大输入电压范围至8-20V。单片机控制模块以MSP430单片机为控制核心,结合键盘、DAC和LCD实现系统的控制和显示功能。-failed to translate
BCM1_Timer
- 定时器4提供10ms的定时功能,作为系统节拍。 定时器1的1~4通道,定时器3的2通道,提供5个通道的PWM输出。 定时器3的1通道用作内部输入捕捉,校准最小时钟源。 定时器2为LIN提供时钟源(本模块不作处理)。-4 provide 10 ms timer timing function, as a system. Timer timer 1 of 1 ~ 4 channel, 3 2 channel, provides five channels PWM output.