搜索资源列表
Alog
- 用于实现超声回波数据的对数压缩处理,用ALTERA QUARTUSII5.1以上版本软件可以打开-For the realization of ultrasonic echo data on the number of compression, using ALTERA QUARTUSII5.1 above software can open
FPGA_signal_general
- 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号-Abstract: Direct Digital Synthesis (DDS) technology, the basic principles are giv
cyc3_ciii51001
- 英文的,给出了Altera公司FPGA器件CIII的基本介绍,相信会有帮助!-English is given FPGA device Altera Corporation CIII basic introduction, I believe will be helpful!
photo_verilog
- verilog开发的电子相册系统,是基于Altera的FPGA芯片和IP核的设计!-Verilog developed electronic album system is based on Altera s FPGA chip and IP core design!
DE2_UserManual
- Altera 的DE2开发套件的说明书,里面有部分程序,可供参考-Altera
Altera-Test
- 各种VHDL的开发资料,非常适用,实在是难得的资料,对于初学者非常有帮助-VHDL development of a variety of information, very useful, it is hard to come by the information very helpful for beginners
AN532_PCIe_sopc_s2gx_x4
- 基于S2gx芯片的NIOS下的x4模式PCI-Express模块-NIOS based S2gx chips x4 mode under the PCI-Express Module
AltrFir32
- 借助于altera公司的IP核,在FPGA中使用dspbuilder实现32位低通FIR滤波器功能,-Altera With the company
Quartus2_VerilogRoutine
- 该文档是基于QUARTUS2_6.0的Verilog试验例程,其中附有工程源码,对于初学者是最好的例程!它是本人花费一年多自学后写的例程,以便初学者入门,里面附有很多图解,很详细!-The document is based on the Verilog test QUARTUS2_6.0 routines, including an engineering source code, for beginners is the best routine! It is, I spent more
8.1
- ALTERA quartusii 破解 -quartusii
EP1C12Q240
- FPGA原理图,ATERA公司的EP1C6Q12,本人设计,供参考-FPGA schematic, ATERA company EP1C6Q12, I design, for reference
8b10b_encoder_and_decoder
- 可编程器件厂商Altera出品的8b10b编码器源代码-Giga8b10b v10
vga_colors
- 该项目在VGA显示器上显示8色竖彩条。使用VerilogHDL语言编写,在Altera公司的QuartusII开发环境下验证通过。-The project was displayed on the monitor VGA color vertical color 8. VerilogHDL language used in Altera' s development environment QuartusII verification through.
vga_line
- 该项目在VGA显示器上显示一条从屏幕左上角开始,呈135度角的水平线。使用VerilogHDL语言编写,在Altera公司的QuartusII开发环境下验证通过。-The project was displayed on a VGA monitor from the top left corner of the screen to start, showing 135-degree angle of the horizon. VerilogHDL language used in Altera&
altera_avalon_checksum7.2
- 7.2版的altera_avalon_checksum.altera提供的自定义组件的例子-7.2altera_avalon_checksum
audio
- ALTERA的语音芯片程序,能够实现开发板语音芯片控制-ALTERA chip voice procedures, to achieve development board audio chip control
freqm
- 以CPLD器件EPM7128SLC84-15为核心实现的简易数字频率计,采用在一定时间内对数字脉冲计数的方法,可直接测量TTL电平的数字脉冲信号的频率、周期和脉宽。其他一些信号可经过信号预处理电路变换后测量。 量程:1Hz~999999Hz 输入信号:(1)TTL电平数字脉冲信号;(2)方波/正弦波,幅度0.5~5V 显示:七段数码管显示频率(Hz)和周期/脉宽(us) 控制:两个拨码开关切换三种工作模式:测频率,测周期,测脉宽-Frequency Counter realize
VerilogHDL
- 完整的九层电梯控制器verilog源代码-Complete nine-story elevator controller Verilog source code
fpgafft
- :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。-Based on the analysis of the FFT algorithm , a reasonable logic str
color_space_converters
- Color space converter in Verilog HDL