CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - DDS Signal

搜索资源列表

  1. DDS_Signal

    0下载:
  2. 基于SPACE061A凌阳单片机的DDS信号发生器,频率 幅度 可调-Based on SPACE061A Sunplus the DDS signal generator, frequency, amplitude adjustable
  3. 所属分类:Data structs

    • 发布日期:2017-03-30
    • 文件大小:157613
    • 提供者:杨阳
  1. dds

    0下载:
  2. 基于FPGA和DDS的正弦信号发生器程序-Based on FPGA and DDS sinusoidal signal generator program
  3. 所属分类:Other systems

    • 发布日期:2017-04-03
    • 文件大小:368764
    • 提供者:huangfang
  1. design

    0下载:
  2. 介绍了DDS(直接数字频率合成)基本原理,提出以DDS芯片AD9850为核心、利用单片 机控制辅以必要的外围电路,构成一个输出波形稳定、精度较高的信号发生器。该信号发生器主要能 产生幅度和频率分别可调的正弦波、方波与三角波。实验结果表明,硬件电路结构简单,输出信号频 率稳定率优于10 - 3 ,幅值误差低于5 。 关键词: DDS 集成芯片 AD9850 信号发生-Describes the DDS (direct digital frequency synthesis) bas
  3. 所属分类:DSP program

    • 发布日期:2017-03-28
    • 文件大小:246538
    • 提供者:陈祥
  1. dds

    0下载:
  2. 用vhdk编写的dds信号发生器的代码,用fpga实现dds功能-Dds with vhdk signal generator written in code, using fpga implementation dds feature
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:372219
    • 提供者:小陈
  1. 83390078DDS

    0下载:
  2. DDS的工作原理是以数控振荡器的方式产生频率、相位可控制的正弦波。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换电路、D/A转换器和低通滤波器(LPF)。频率累加器对输入信号进行累加运算,产生频率控制数据X(frequency data或相位步进量)。相位累加器由N位全加器和N位累加寄存器级联而成,对代表频率的2进制码进行累加运算,是典型的反馈电路,产生累加结果Y。幅度/相位转换电路实质上是一个波形寄存器,以供查表使用。读出的数据送入D/A转换器和低通滤波器。-DDS works
  3. 所属分类:Embeded Linux

    • 发布日期:2017-04-17
    • 文件大小:43774
    • 提供者:394177191
  1. DDS

    0下载:
  2. 直接数字信号源的源代码和发生器的设计报告-Direct digital signal source code and design report
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:201326
    • 提供者:zhaowei
  1. cd4053

    0下载:
  2. 摘要:介绍一种基于8051F单片机的数字音频信号源,利用单片机用DDS算法产生音频信号,通过数字电阻衰减器控制音频信号幅度,在0~100dB的幅度范围内实现1dB的步进值,系统计算机接口实现了集中多路衰减量的控制。 关键词:音频;单片机;控制;数字/数字音频信号源;电阻衰减器;C8051F330;CD4053-Abstract: A microcomputer-based 8051F digital audio signal source using DDS algorithm for si
  3. 所属分类:Other systems

    • 发布日期:2017-03-28
    • 文件大小:185477
    • 提供者:伊兹蜜
  1. dds_t

    0下载:
  2. 基于FPGA实现任意频率的DDS信号发生器-any frequence of DDS signal generate using FPGA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-19
    • 文件大小:5344108
    • 提供者:常娟成
  1. basedonFPGA

    0下载:
  2. 基于FPGA的DDS信号发生器设计,实现和应用。-The DDS signal generator based on FPGA design, implementation and applications.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:173438
    • 提供者:fangming
  1. DDS

    0下载:
  2. 使用maxplus设计的正弦余弦信号发生器,包含两个表格文件-Sin/cos signal generator
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:4634
    • 提供者:朱艳萍
  1. dds

    0下载:
  2. 块DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。 -In the programming step, the electronic
  3. 所属分类:Other systems

    • 发布日期:2017-03-30
    • 文件大小:4849
    • 提供者:李彦伟
  1. xhfsqyanjiu

    0下载:
  2. 基于直接数字频率合成(DDS) 原理,利用AT89C52 单片机作为控制器件,采用AD9850 型DDS 器件设计一个信号发生器。给出了信号发生器的硬件设计和软件设计参数,该系统可输出正弦 波、方波,且频带较宽、频率稳定度高,波形良好。该信号发生器具有更强的市场竞争力,在跳频技术、 无线电通信技术方面具有比较广阔的发展前景。-Based on Direct Digital Synthesis (DDS) theory, using AT89C52 microcontroller as
  3. 所属分类:Document

    • 发布日期:2017-03-29
    • 文件大小:959388
    • 提供者:姚木
  1. DDS

    0下载:
  2. 基于FPGA的DDS的相位累加器详细介绍,是VHDL编程,利用quartus2平台.-Design of Direct digital synthesis Signal Generator
  3. 所属分类:Other systems

    • 发布日期:2017-04-02
    • 文件大小:381304
    • 提供者:高慧
  1. 11177ghdbdhdb

    0下载:
  2. 设计一个DDS信号发生器 利用FPGA 分辨率优于1Hz ROM表长度8位-Design of a DDS signal generator using FPGA resolution is better than 1Hz ROM table length 8
  3. 所属分类:Other systems

    • 发布日期:2017-05-26
    • 文件大小:8928592
    • 提供者:方婷
  1. WaveGenerator-CPLD-10-05-09-16-28

    0下载:
  2. 基于CPLD的DDS信号发生器,将I2Cflash中的波形数据读出,并将其并行输出,再通过DA转换,得到模拟波形。开发工具是quartusII7.2-The DDS signal generator based on CPLD will I2Cflash the waveform data read out, and its parallel output, and then through the DA converter, are analog waveform. Development t
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:839013
    • 提供者:朱澄澄
  1. mcu-fpga

    1下载:
  2. 目录 FPGA & MCU 开发板介绍 实验1 QuartusII 软件应用 实验2 Keil C51 应用 实验3 字符型LCD YM1602 的应用 实验4 带字库的中文LCD YM12864 的应用 实验5 时钟芯片DS1302 的应用 实验6 I2C 总线器件AT24C64 的应用 实验7 数字温度传感器的应用 实验8 行列式键盘 实验9 硬件电子琴的设计 实验10 AD 与DA 的使用 实验11 简易DDS 信号源设计 实验12 用模
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-08-02
    • 文件大小:1640448
    • 提供者:lyy
  1. dfefe.doc

    0下载:
  2. 该高频正弦信号发生器基于直接数字频率合成(DDS)和数字锁相环技术(DPLL),以微控制器(MCU)和现场可编程逻辑门阵列(FPGA)为核心,辅以必要的外围电路设计而成。系统主要由正弦信号发生、红外遥控、高速模数(A/D)-数模(D/A)转换、信号调制和后级处理等模块组成。-The high-frequency sinusoidal signal generator based on Direct Digital Synthesis (DDS) and digital PLL (DPLL), a
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:244018
    • 提供者:henry
  1. AD9852

    0下载:
  2. 利用DDS技术,专用DDS信号产生芯片,产生射频信号-The use of DDS technology, dedicated DDS signal generator chip to generate RF signals
  3. 所属分类:Other systems

    • 发布日期:2017-12-01
    • 文件大小:2339
    • 提供者:xinming
  1. zhengtitiaoshi

    0下载:
  2. 基于DDS的信号源加液晶和按键的整体调试源程序代码。-DDS signal source based on the LCD and buttons plus the overall debugging source code.
  3. 所属分类:SCM

    • 发布日期:2017-04-13
    • 文件大小:1942
    • 提供者:
  1. ad9850

    0下载:
  2. 51单片机的应用ad9850DDS数字信号源的C语言程序-51SCM ad9850 DDS SIGNAL GENERATOR
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:933
    • 提供者:ququ
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 24 »
搜珍网 www.dssz.com