搜索资源列表
Altera_uart_VHDL
- FPGA/CPLD应用,uart通讯VHDL原码.-FPGA / CPLD applications, UART communications VHDL source.
uartvhdl
- 一个在FPGA芯片上实现UART功能的vhdl源代码,提供了UART的集成-an FPGA chip to achieve UART function vhdl source code, providing integrated UART
uartsourcecode
- uart的FPGA模块,基于VHDL、verilog语言
uart_vhdl
- 是使用VHDL语言编写的基于FPGA的uart的源代码!-VHDL language is to use FPGA-based uart source code!
RS232-bus-protocol
- 有fpga VHDL原程序 锁脚文件 及下载文件 ,及uart通信协议-Fpga the VHDL program locks the foot of the original files and download files, and uart communication protocol
uart
- uart的vhdl源码,实现fpga的通用串行异步收发接口的设计-the uart the vhdl source to achieve fpga universal serial asynchronous transceiver interface design
uart
- Code VHDL/Verilog for UART FPGA: Xilinx, Altera-Code VHDL/Verilog for UART FPGA: Xilinx, Altera...
uart-IP-Core
- 串口的FPGA VHDL的IP核 可以直接调用使用-Serial FPGA VHDL IP core can be called directly use
UART
- 基于FPGA的串口程序 由VHDL语言编写,通过串口助手实现数据的发送与接收-FPGA-based serial procedures by VHDL language and sending and receiving data through the serial port assistant
uart
- 利用VHDL进行嵌入式设计编程,FPGA与电脑进行串口通信程序-Using VHDL programming embedded design, FPGA and computer serial communication program
UART
- 使用标准VHDL编写的RS232协议,可在CPLD或者FPGA上直接实现串口通信功能。-use VHDL to implement RS232 protocol, which can be used in CPLD or FPGA
UART
- 用VHDL书写串口通信源码,在fpga上验证过-Serial communication with VHDL source code written in the fpga verified
UART_TOP
- uart顶层文件代码,基于fpga实现,vhdl语言-uart top-level file code, based fpga realize, vhdl language
UART_RXD
- uart标准协议接受代码,基于fpga,vhdl语言-uart standard protocol accepted code, based on fpga, vhdl language
UART_CTRL
- uart标准协议控制寄存器代码,基于fpga,vhdl语言-uart standard protocol control register code, based on fpga, vhdl language
uart
- VHDL语言模拟异步串口程序,实测可用,欢迎下载-uart source design by FPGA
fpga-KEY-UART-SRAM
- fpga KEY UART SRAM 驱动 程序 VHDL VERILOG-fpga KEY UART SRAM driver VHDL VERILOG
kehshechenxu
- 编制一全双工UART电路,通过试验箱MAX202E转换成RS232电平,与计算机进行通讯实验,设置8个按键,按键值为ASIC码“1”~“8”,通过串口发送给计算机,在计算机上显示键值,同时在数码管最高位显示;计算机可发送“0”~“F”的ASIC码,FPGA接收后在数码管低位显示0~F。通过按键可设置波特率。 要求:波特率为三种 1200、2400、9600,由1个按键选择,3个LED分别指示; 数据格式为1位起始位、8位数据位和一位停止位; 上位计算机发送接收软件可使用
UART_FPGA
- 使用VHDL写的UART收发模块,测试功能正常(Using VHDL to write the UART transceiver module)
uart_working_transmit
- UART transmission vhdl code, for nexys 3 fpga board