搜索资源列表
8051-vhdl-code
- 单片机8051 IP内核的VHDL源码,需要的开发环境QUARTUS II 6.0。
6-portRegisterFile
- 6端口寄存器IP内核VHDL源代码,所需的开发环境是QUARTUS II 6.0。
BIST_Circuits
- BIST 电路IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
SoC_WishboneSystem
- SoC-Wishbone System IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
core_arm.tar
- ARM7系统IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
keyboardcontroller.tar
- 键盘控制电路IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
sdram_ctrl.tar
- SDRAM控制IP核的VHDL语言源代码,需要的开发环境是QUARTUS II 6.0。
i2c_IP
- altera 的i2c ip核,可直接调用 在quartus中把库指向文件位置就可
uart_IP
- altera 的uart ip核,可直接调用 在quartus中把库指向文件位置就可
vga_IP
- altera 的vga ip核,可直接调用 在quartus中把库指向文件位置就可
Example-b3-1
- 使用Quartus II设计FPGA的应用设计实例 “\\Example-b3-1\\uart_regs\\src”目录下为设计源文件 “\\Example-b3-1\\uart_regs\\core”目录下为Altera的IP宏功能模块 “\\Example-b3-1\\uart_regs\\sim\\funcsim”目录下为功能仿真文件 “\\Example-b3-1\\uart_regs\\sim\\p
IPCore
- 在quartus中使用IP核的实际例子与流程
risc cpu
- 一个很好的16位cpu ip内核,用quartus写的
DDS.rar
- 实现函数波形发生器的功能,内有用自己编的源代码实现的,也有用quartus的IP核实现的。,The realization of the function waveform generator function, useful for their own realization of the source code, it also uses the IP core quartus achieved.
8051
- alter公司的mcu核,8051ip核,为quartus2设计,其他应该兼容 -alter the company' s mcu nuclear, 8051ip nuclear, for quartus2 design should be compatible with other
fftipcore
- Quartus 中fft ip core 的使用-FFT
quartusfft
- 文章讲述了quartus中ip核使用,主要是关于fft ip核的使用-the use of ip core in qquartus
mac控制器
- mac控制器ip核,语言verilog,开发环境xilinx ise,quartus ii等
pic10_verilog
- 用verilog实现了PIC10系列单片机的IP核,代码基本来自一篇国外的文章《A Microchip PIC-Compatible RISC CPU IP Core Design and Verilog Implementation》,对一部分进行了改进,主要包括对原文中有一些不可综合的@(posedge clk)语句的改写,使其能通过quartus的编译和综合,并且对跳转部分增加了比较多的注释,这篇文章写得非常好,感谢这篇文章的作者John Gulbrandsen先生,这篇文章让我学到了很多
pio_shiyan
- NIOS学习的例子,使用QUARTUS进行编辑和IDE共同实现的,使用ALTERA公司的内带IP完成例子。-NIOS study example, the use of QUARTUS common IDE for editing and realized within the company using ALTERA complete with examples of IP.