搜索资源列表
multiplier
- 个人收集的各种乘法器vhdl源代码,都经过验证,可以直接使用的。-Collected a lot of multiplier vhdl source code
bit4_mul
- vhdl写的程序,并行4位乘法器 加快流据传递,提高算法效率-bit4_mul
multiply
- 简单的乘法器,用Verilog实现 multiply-multiply
CourseDesign
- 用Verilog实现一位原码浮点数乘法器,按照累加的方式,逐位相乘,再相加。-Verilog realization of an original code with floating point multiplier, in accordance with the cumulative way, bit by bit multiply, then add.
chfqi
- 简易5位乘法器的设计 用于EDA课程设计和VHDL的入门学习-Easy 5 Multiplier for EDA VHDL introduction to course design and learning
12bitMulti
- 用VHDL编写的有符号的12位乘法器,编译通过,仿真正确,FPGA开发板上用过的。-Prepared using VHDL signed 12-bit multiplier, compile, correct simulation, FPGA development board used.
files
- DSP芯片的描述 DPF格式 DSP芯片,也称数字信号处理器, 是一种具有特殊结构的微处理器。DSP芯片的内部采用程序和数据分开的哈佛结构,具有专门的硬件乘法器,广泛采用流水线操作,提供特殊的DSP指令,可以用来快速的实现各种数字信号处理算法。-DSP chip, also known as digital signal processor, a microprocessor with a special structure. DSP chip s internal adoption proc
chengfaqi
- 包含编辑框控件的乘法器,输入乘数或者被乘数时,可以随时计算结果-Edit box control contains the multiplier, the multiplier or multiplicand input, you can always results
booth_mul
- booth乘法器,通过booth编码相乘,包括了testbench-booth multiplier, multiplied by booth encoding, including the testbench
xiangweijianpinqi
- 该设计实现了乘积型相位鉴频器的基本功能,乘积型相位鉴频器是由模拟乘法器MC1496和低通滤波器组成。-chengjixing xiangwei jianpinqi
FFT
- 2点的碟形算法,其中包含了旋转因子乘法器,这是一种高效的复数乘法器.-2point dish method, which includes the rotation factor multiplier, which is a highly efficient complex multipliers.
multi8x8
- 用VHDL设计应用移位相加原理的8位乘法器,使用QuartusII仿真验证。-VHDL design applications with the principle of adding 8-bit shift multiplier, using QuartusII simulation.
shiyan3
- 在quartus中打开,这是4位无符号数乘法器的bdf电路图。很精髓!-Open in quartus, which is 4 bit unsigned number bdf multiplier circuit. Very essence!
fpgashiyi
- FPGA 开发实例,加法器,乘法器,计数器等-examples of FPGA
ade
- 用VERILOG HDL 语言实现一个8位串行乘法器-VERILOG HDL language with an 8-bit serial multiplier
mult_addtree
- 用VERILOG HDL 语言实现一个4位的流水线乘法器-VERILOG HDL language with a 4-bit pipelined multiplier
cordic_mpy_100722
- 6bit & 32 bit pipeline CORDIC 乘法器-6bit & 32 bit pipeline CORDIC Multiplier
FFT_based_on_DSP
- 快速傅氏变换(FFT)是离散傅氏变换的快速算法,它是根据离散傅氏变换的奇、偶、虚、实等特性,对离散傅立叶变换的算法进行改进获得的。它对傅氏变换的理论并没有新的发现,但是对于在计算机系统或者说数字系统中应用离散傅立叶变换,可以说是进了一大步。数字信号处理器(DSP)是一种可编程的高性能处理器,近年来发展很快.它不仅适用于数字信号处理,而且在图像处理、语音处理、通信等领域得到了广泛的应用.通用的微处理器在运算速度上很难适应信号实时处理的要求.联沪处理器中集成有高速的乘法器硬件,能快速地进行大量数据的
multi8x8
- 通过元件例化语句和信号声明实现8*8的乘法器-Cases through the components of statements and declarations to achieve the signal multiplier 8* 8
Using_Embedded_Multipliers_in_Spartan-3_FPGAs
- 使用Spartan-3的嵌入式乘法器,VHDL语言-Using Embedded Multipliers in Spartan-3 FPGAs