CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 小数乘法

搜索资源列表

  1. 计算机小数计算模拟器

    0下载:
  2. 该软件以图形化界面显示在计算机内部定点小数补码加法、定点小数补码减法,定点小数补码乘法、定点小数补码除法、以及原码乘法和原码除法的具体计算过程。-software to the graphic interface displayed on the computer within the sentinel minority complement addition, fixed-point decimal complement subtraction, fixed-point decimal com
  3. 所属分类:教育/学校应用

    • 发布日期:2008-10-13
    • 文件大小:91.58kb
    • 提供者:阿赫
  1. 文件运算器

    0下载:
  2. 问题描述:加减乘运算器。 要 求: 输入方式:使用给定文件进行输入; 输出方式:使用文件进行输出; 使用的数据结构:双向链表 实现的功能:实现任意位数的正负整数或小数的加法、减法和乘法运算。 具体要求:每个结点存储一位数字。算出的结果若是小数,整数部分的高位若为0要去掉,小数部分的低位若为0要去掉,若0085.56700,最后结果应为85.567。 文件说明:给定的文件a*.txt为第一个数,b*.txt为第二个数,要求加法产生的结果存储在add*.txt中,减法产生
  3. 所属分类:C#编程

    • 发布日期:2008-10-13
    • 文件大小:17.11kb
    • 提供者:何金龙
  1. superInt

    0下载:
  2. 超大整数乘法,由于时间原因还没有加上小数功能,要是有人作出来请与我联系,不胜感激-large integer multiplication, for reasons of time, with no decimal function if it were made to please contact me. be grateful! !
  3. 所属分类:数值算法/人工智能

    • 发布日期:2008-10-13
    • 文件大小:1.21kb
    • 提供者:安然
  1. Ccs_experiment

    1下载:
  2. CCS调试实验文件夹下共有9个文件夹,使用时先将以下所有文件夹拷贝到ti\\myprojects下。 一、Hello1 CCS使用实验 二、Volume1 CCS使用实验 三、chenfa 小数乘法实验 四、chufa 小数除法实验 五、Diir IIR滤波器实验 六、Fir FIR滤波器实验 七、Fft0 ffT程序实验 八、Sinbo 信号产生实验 九、LMS 自适应滤波器实验 -CCS debugging experimental folde
  3. 所属分类:DSP编程

    • 发布日期:2008-10-13
    • 文件大小:332.03kb
    • 提供者:lvxinhua
  1. 055Calculator

    0下载:
  2. 计算器程序,对于加法和减法可以输入任意多位,对于乘法和除法只能处理4为十进制,除法保留了8位小数。按‘c’可以重新输入,按‘q’退出-calculators procedures for addition and subtraction can be imported arbitrary number, For multiplication and division can handle only four to decimal, the division retains the eight d
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:2.87kb
    • 提供者:duyankang
  1. compulater

    0下载:
  2. 1. 计算器实现的功能 (1)整数的加、减、乘、除运算; (2)小数的加、减运算,包含小数加、减整数; (3)运算出错后报错,并重新开始。 (4)LED显示输出 2. 运算状态下,报错的几种情况(按‘=’后重新开始) (1)应该输入数字时,按符号,即第一个输入的数字是符号; (2)两数之和大于四位数; (3)两数之差为负数; (4)乘法的结果大于四位数; (5)除法的除数是零; (6)运算小数乘法; (7)运算小数除法。
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:6.92kb
    • 提供者:shenshuo
  1. 定点运算器.rar

    0下载:
  2. 实现二进制定点运算: 1.定点整数补码加法 2.定点整数补码减法 3.定点小数Booth补码一位乘法 4.定点小数原码一位除法(加减交替法) 5.定点小数补码一位除法(加减交替法) 6.定点小数原码一位乘法 7.定点小数原码两位乘法 8.定点整数原码乘法 9.定点整数原码除法,achieve binary fixed point operations : 1. Sentinel integral complement Adder 2. Sentinel integral
  3. 所属分类:数据结构常用算法

    • 发布日期:2016-01-23
    • 文件大小:10.79kb
    • 提供者:陈婷
  1. float_data_multiple_use_fixed_

    0下载:
  2. 采用fpga做小数运算的程序,使用了三级流水线技术,这是学习流水线和定点小数乘法很好的例子!,a program of float multiply, using 3-stage pipeline technology
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:717byte
    • 提供者:xietianjiao
  1. vc

    1下载:
  2. 1) 具备十进制输入(0、1、2…8、9),扩展十六进制运算符(A、B…E、F),具备基本的运算功能,包括加法、减法、乘法、除法、取反,具备小数运算; 2) 三角函数运算,(反)正弦、(反)余弦、(反)正切、(反)余切; 3) 科学运算,包括乘方、取模、开方、指数、阶乘、对数、π和e,角度、弧度切换,二进制、八进制、十进制及十六进制数切换运算, 4) 具备历史计算的记忆功能 5) 用户操作非法或出错时,系统会显示提示; -1) with decimal input
  3. 所属分类:其他小程序

    • 发布日期:2013-01-12
    • 文件大小:69.62kb
    • 提供者:king
  1. add

    0下载:
  2. 用双向链表实现任意位数的正负整数或小数的加法、减法和乘法运算以及对文件的相关操作。 文件说明: 给定的文件a*.txt为第一个数,b*.txt为第二个数,要求加法产生的结果存储在add*.txt中,减法产生的结果存储在sub*.txt中,乘法产生的结果存储在mult*.txt中,*为对应的一组数据。 -The realization of arbitrary list with two-way median of positive and negative integers or
  3. 所属分类:Data structs

    • 发布日期:2017-04-14
    • 文件大小:4.28kb
    • 提供者:sanghy
  1. CalculatingMachine

    0下载:
  2. 51单片机设计的计算器,暂时可以进行小数加法哈乘法。-51 single-chip design of the calculator, can temporarily add a small number of multiplicative Kazakhstan.
  3. 所属分类:SCM

    • 发布日期:2017-04-02
    • 文件大小:1.64kb
    • 提供者:trf
  1. largenumber

    0下载:
  2. 这是一个关于大数的乘法运算源码,并能支持小数的运算并且精巧耐用-This is a multiplication on the large numbers of source code, and support for decimal operations, and delicate and durable
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-05
    • 文件大小:16.24kb
    • 提供者:dingtianyou
  1. jisuanjizuchnegyuanli

    0下载:
  2. 能够实现定点小数的机器数表示、定点小数的变形补码加减运算、定点小数的原码一位乘法运算和浮点数的加减运算。-Able to achieve fixed-point decimal number of machines that the deformation of complement fixed-point decimal addition and subtraction operations, the original code a fixed-point decimal multiplica
  3. 所属分类:matlab

    • 发布日期:2017-04-03
    • 文件大小:347.55kb
    • 提供者:施振磊
  1. 9

    0下载:
  2. 计算大数整小数乘法9位运算 也就是含小数的大数乘法 其中运算时 采用9位9位的进行运算 大大的提高了运算速度-Calculate the multiplication of large numbers the whole nine decimal operation is the multiplication of large numbers with decimal operation which used 9 9 computing greatly improve the conduct o
  3. 所属分类:Algorithm

    • 发布日期:2017-04-10
    • 文件大小:1.35kb
    • 提供者:邵伯仲
  1. etd-0407109-183702-81-001[1]

    0下载:
  2. 文章介绍了YUV向RGB颜色空间转换的硬件电路实现算法.在高基乘法算法基础上,建立了参数化高基乘法算法模型,并给出了Verilog HDL描述 小数乘法的整数乘法近似和近似误差给予了详细的讨论.采用乘法单元复用的设计结果将在两个时钟周期内完成YUV向RGB的颜色空间转换.-This paper introduces the YUV to RGB color space conversion hardware algorithm. Matrix multiplication algorithm i
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3.81mb
    • 提供者:jjj
  1. dot

    0下载:
  2. 该算法可以实现两个至多500位的大整数或者小数的乘法运算-The algorithm can achieve up to 500 two large integers or decimal multiplication
  3. 所属分类:Algorithm

    • 发布日期:2017-04-10
    • 文件大小:1.08kb
    • 提供者:鲁蔷
  1. DSP-double-multiplication

    0下载:
  2. dsp的双精度小数乘法 本实验是使用汇编语言的-DSP double fractions of this experiment is using multiplication assembly language
  3. 所属分类:DSP program

    • 发布日期:2017-04-04
    • 文件大小:4.18kb
    • 提供者:yellow
  1. Ex3_4

    0下载:
  2. 两个16位整数相乘,乘积总是“向左增长”,这意味着多次相乘后乘积将会很快超出定点器件的数据范围。而且要将32位乘积保存到数据存储器,就要开销2个机器周期以及2个字的程序和RAM单元;并且,由于乘法器都是16位相乘,因此很难在后续的递推运算中,将32位乘积作为乘法器的输入。然而,小数相乘,乘积总是“向右增长”,这就使得超出定点器件数据范围的是我们不太感兴趣的部分。在小数乘法下,既可以存储32位乘积,也可以存储高16位乘积,这就允许用较少的资源保存结果,也便于用于递推运算中。这就是为什么定点DSP芯
  3. 所属分类:DSP program

    • 发布日期:2017-04-06
    • 文件大小:3.97kb
    • 提供者:laozhao
  1. multiplication

    0下载:
  2. 用C语言实现两位小于1的二进制小数的原码一位乘法。 1. 首先设置两个真值的输入形式为字符串,这样便可以输入正负号和小数点。 2. 程序将两个字符串中的0和1提出存入整形数组 3. 分别提前编写好两个整形数组的相关函数。例如:数组输出函数、全加器函数、右移函数等等。 4. 按照流程图,定义B,C,A数组,长度均为N,N值在开头用define定义。长度N要尽可能设置大一些。 5. 按照流程图的结构,设置循环,判断等结构。最终计算出最后结果真值。(Using C language to a
  3. 所属分类:Windows编程

    • 发布日期:2017-12-31
    • 文件大小:1.08mb
    • 提供者:Frank峰
  1. 有符号小数乘法器

    1下载:
  2. 改进的verilog乘法器,改进了此项乘法,更利于在硬件中的使用(introduce this funcation in this code.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-21
    • 文件大小:1kb
    • 提供者:大豆崽
« 12 »
搜珍网 www.dssz.com