CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 数字锁相环

搜索资源列表

  1. digital_signal_processing_usrp

    1下载:
  2. 此压缩包是关于USRP中的数字信号处理,包括锁相环、数字滤波器和数据类型转换-digital filer、data convertion
  3. 所属分类:matlab

    • 发布日期:2016-04-11
    • 文件大小:25600
    • 提供者:崔亚运
  1. eda

    0下载:
  2. EDA 正弦信号发生器:正弦信号发生器的结构有四部分组成,如图1所示。20MHZ经锁相环PLL20输出一路倍频的32MHZ片内时钟,16位计数器或分频器CNT6,6位计数器或地址发生器CN6,正弦波数据存储器data_rom。另外还需D/A0832(图中未画出)将数字信号转化为模拟信号。此设计中利用锁相环PLL20输入频率为20MHZ的时钟,输出一路分频的频率为32MHZ的片内时钟,与直接来自外部的时钟相比,这种片内时钟可以减少时钟延时和时钟变形,以减少片外干扰 还可以改善时钟的建立时间和保持时
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:33974
    • 提供者:王丽丽
  1. TDTL_zero_order

    0下载:
  2. 在matlab与SystemGenerator的平台下实现零阶时延数字正切锁相环。此模块最终能达到与输入信号同频率。-In the matlab, and SystemGenerator the platform, zero-order delay tangent digital phase-locked loop. This module is ultimately to reach input signal with the same frequency.
  3. 所属分类:matlab

    • 发布日期:2017-04-02
    • 文件大小:27268
    • 提供者:
  1. PLL-and-FLL-in-digital-costas-loop

    0下载:
  2. 锁相环和锁频环在数字costas环中的应用.pdf 一篇关于costa环路的新颖设计方案,包含大量的仿真图和性能分析,对学习锁相环有很大帮助-And frequency-locked loop PLL digital costas loop in the application. Pdf a novel about the costa loop design, contains a large number of simulation map and performance analysis a
  3. 所属分类:matlab

    • 发布日期:2017-03-24
    • 文件大小:781737
    • 提供者:sunnysnowhi
  1. program

    0下载:
  2. 锁相技术在测控、通信、数字信号处理等众多领域得到了广泛的应用。虚拟锁相环成为锁相环发展趋势之一,根据锁相环路的基本组成及原理,利用LabVIEW软件提供的强大的数值计算和信号分析等能力对锁相环进行设计。实验和仿真结果表明该软件锁相环具有较好的捕获和跟踪性能。利用软件实现的锁相环比硬件锁相环具有更好的灵活性和通用性,同时具有结构简单、参数设计灵活等优点。-Lock-in technique in many areas of monitoring and control, communication
  3. 所属分类:LabView

    • 发布日期:2017-04-23
    • 文件大小:46707
    • 提供者:longer
  1. plltest

    0下载:
  2. 基于Dq变换数字实现三相锁相环的功能,对于谐波的抗干扰能力差-three-phase phase-lock loop based on d-q transformation
  3. 所属分类:matlab

    • 发布日期:2017-04-12
    • 文件大小:742
    • 提供者:李云华
  1. ADF4113-_51_driver

    0下载:
  2. 51单片机控制锁相环芯片 ADF4113 + 压控电路实现数字控制正弦波信号发生。信号源-51 single-chip microcomputer control PLL chip ADF4113+ voltage control circuit for digital control of sine wave signal.Signal source
  3. 所属分类:SCM

    • 发布日期:2017-04-30
    • 文件大小:37030
    • 提供者:Deadline
  1. gord

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
  3. 所属分类:Windows Kernel

    • 发布日期:2017-12-16
    • 文件大小:8192
    • 提供者:Philqu
  1. flxg

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
  3. 所属分类:Windows Kernel

    • 发布日期:2017-12-26
    • 文件大小:8192
    • 提供者:Kmirh
  1. ccmmunications

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
  3. 所属分类:AI-NN-PR

    • 发布日期:2017-12-16
    • 文件大小:8192
    • 提供者:Alanqmt
  1. vhry

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
  3. 所属分类:Data structs

    • 发布日期:2017-12-11
    • 文件大小:8178
    • 提供者:tarolqne
  1. ordyrnirstgood

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
  3. 所属分类:Graph Recognize

    • 发布日期:2017-12-15
    • 文件大小:8192
    • 提供者:cwon-60079
  1. verddjgital

    0下载:
  2. 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好(Band digital communications, frequency band of first order phase-locked loop simulink model good is very good)
  3. 所属分类:其他

    • 发布日期:2017-12-29
    • 文件大小:7168
    • 提供者:Jdyhe
  1. simple_PLL

    1下载:
  2. 实现数字二阶锁相环仿真模拟,基于matlab(Simulation of digital two phase phase locked loop on matlab)
  3. 所属分类:matlab例程

    • 发布日期:2018-01-08
    • 文件大小:1024
    • 提供者:MFC_B
  1. 感应加热电源的研究

    1下载:
  2. 超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID 技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0°~180° 自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控制提供了优质、可靠的技术基础。(Superaudio series resonant induction heating power supply as the research object, the application of PLL a
  3. 所属分类:其他

    • 发布日期:2018-04-21
    • 文件大小:1199104
    • 提供者:destyni
  1. ADF4355 数据手册

    0下载:
  2. ADF4355是微波宽带(54-6800MHz)可实现小数N分频或整数N分频锁相环(PLL)的频率合成器,高分辨率38位模数,低相位噪声电压控制振荡器(VCO),可编程1/2/4/8/16/32/64分频输出,模拟和数字电源为3.3 V,主要用在无线基础设施(W-CDMA,TD-SCDMA,WiMAX,GSM, PCS,DCS,DECT),点到点/点到多点微波链路(ADF4355 microwave broadband (54-6800 MHZ) can realize the decimal
  3. 所属分类:单片机开发

    • 发布日期:2018-04-30
    • 文件大小:764928
    • 提供者:悟与
  1. DPWM

    1下载:
  2. 用Verilog实现数字脉宽调制模块,主要模块有锁相环、计数器、多路选择器(The digital pulse width modulation module is realized by Verilog. The main modules are PLL, counter and multiplexer)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-09-29
    • 文件大小:500736
    • 提供者:lw1997
  1. CS5218设计资料 CS5218最新说明书 CS5218芯片

    0下载:
  2. Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:268338
    • 提供者:TEL13699758578
« 1 2 ... 5 6 7 8 9 10»
搜珍网 www.dssz.com