CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 时钟 论文

搜索资源列表

  1. timer

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文) AT89C51 LED数码管 实现年月日时分秒电子时钟
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:395.83kb
    • 提供者:rain
  1. 2

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文)程序 2007-09-11 10:02:34
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:11.4kb
    • 提供者:yudakui
  1. asddf

    0下载:
  2. 《单片机音乐时钟》课程设计任务书 很多单片机课程设计论文
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:674.11kb
    • 提供者:刘佳
  1. BasedontheTMS320C64xhigh-definitionvideodecoderopt

    1下载:
  2. 论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显 著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优 化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍; 2)人工汇编优化之后,对标准清晰度视频进行实时解码时要求的时钟频率仅为 228.8MHz;3)对高清
  3. 所属分类:DSP编程

    • 发布日期:2008-10-13
    • 文件大小:441.15kb
    • 提供者:王萍
  1. VxWorks_timer

    0下载:
  2. VxWorks系统下时钟及定时器的应用.pdf Vxworks经典论文 VxWorks嵌入式系统中的时钟及定时器的应用
  3. 所属分类:VxWorks

    • 发布日期:2008-10-13
    • 文件大小:666.06kb
    • 提供者:GB
  1. Doc1

    0下载:
  2. 电子信息工程 电子时钟毕业设计论文 非常经典-Electronic Information Engineering Graduation Project electronic clock is a classic paper
  3. 所属分类:Other systems

    • 发布日期:2017-03-28
    • 文件大小:33.69kb
    • 提供者:许雄
  1. ARMEmbeddedSystemSoftwareDesignofRealTimeClock

    0下载:
  2. ARM嵌入式系统软件实时时钟的设计,是转自微机信息的一篇论文.-ARM Embedded System Software Design of Real-Time Clock
  3. 所属分类:SCM

    • 发布日期:2017-04-26
    • 文件大小:20.64kb
    • 提供者:toby
  1. 112323

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文)用51单片机设计的时钟电路(毕业论文)-Designed with 51 single-chip clock circuit (Thesis)
  3. 所属分类:SCM

    • 发布日期:2017-04-29
    • 文件大小:395.58kb
    • 提供者:shmyg
  1. Use51ClockElectricCircuitsOfMachineDesign

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文) 用51单片机设计的时钟电路(毕业论文)-Use 51 clock electric circuits of machine design( graduation thesis)
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-02
    • 文件大小:398.84kb
    • 提供者:wlj
  1. 51clockcircuitThesis

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文)资料-Single-chip design with 51 clock circuit (Thesis) data
  3. 所属分类:DSP program

    • 发布日期:2017-05-20
    • 文件大小:5.7mb
    • 提供者:韩斌
  1. dpj

    0下载:
  2. 用51单片机设计的时钟电路(毕业论文)很不错的设计.值得参考-Single-chip design with 51 clock circuit (Thesis) The design is pretty good. It is also useful
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-01
    • 文件大小:464.78kb
    • 提供者:王俊强
  1. shuzishizhong

    0下载:
  2. 数字式时钟设计,是完整的毕业设计论文。非常的有用。-Digital clock design, the design is complete graduation thesis. Very useful.
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-04
    • 文件大小:119.11kb
    • 提供者:董凯
  1. clock

    0下载:
  2. 这是我用VC++做的一个模拟时钟设计论文。-This is because I use VC++ to do an analog clock design thesis.
  3. 所属分类:Other systems

    • 发布日期:2017-03-29
    • 文件大小:607.58kb
    • 提供者:李香花
  1. 5224595432

    0下载:
  2. 基于单片机的电子时钟系统设计论文,包含电路图和源码-Electronic clock system based on single chip design of papers, including schematics and source code
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:73.91kb
    • 提供者:ylh
  1. Microcontrollerdigitalelectronicclock

    0下载:
  2. 本文介绍了一款基于AT89S51单片机数字钟的设计,通过多功能数字钟的设计思路,详细叙述了系统硬件、软件的具体实现过程。论文重点阐述了数字钟硬件中MCU模块、语音模块、时钟模块和相关控制模块等的模块化设计与制作;软件同样采用模块化的设计,包括中断模块、闹钟模块、语音模块、时间调整模块设计,并采用简单流通性强的C语言编写实现。本设计实现了时间与闹钟的修改功能、语音播报功能、年、月、日和星期的显示功能。并且通过对比实际的时钟,查找出了误差的来源,确定了调整误差的方法,尽可能的减少误差,使得系统可以达
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-06
    • 文件大小:417.87kb
    • 提供者:黄大小
  1. at89c51

    0下载:
  2. 单片机at89c51电子时钟论文,内附源代码以及模拟电路图-SCM at89c51 electronic clock papers, containing the source code and the analog circuit
  3. 所属分类:SCM

    • 发布日期:2017-03-30
    • 文件大小:112.4kb
    • 提供者:echo
  1. High-Speed-FFT

    1下载:
  2. 优秀硕士论文,课题采用现场可编程门阵列((FPGA),设计实现了一种超高速FFT处理器。目前,使用FPGA实现FFT多采用基2和基4结构,随着FPGA规模的不断扩大,使采用更高基数实现FFT变换成为可能。本课题就是采用Alter的Stratix II芯片完成了基16-FFT处理器的设计。在设计实现过程中,以基2-FFT搭建基16-FFT的运算核,合理安排时序,解决了碟形运算、数据传输和存储操作协调一致的问题。由于采用流水线工作方式,使整个系统的数据交换和处理速度得以很大提高。本设计实现了4096
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3.59mb
    • 提供者:陈子牙
  1. sdr

    1下载:
  2. 全数字OQPSK解调算法的研究及FPGA实现 论文介绍了OQPSK全数字接收解调原理和基于 软件无线电设计思想的全数字接收机的基本结构,详细阐述了当今OQPSK数字 解调中载波频率同步、载波相位同步、时钟同步和数据帧同步的一些常用算法, 并选择了相应算法构建了三种系统级的实现方案。通过MATLAB对解调方案的 仿真和性能分析,确定了FPGA中的系统实现方案。在此基础上,本文采用Verilog HDL硬件描述语言在Altera公司的QuartusⅡ开发平台上设计
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-05
    • 文件大小:1.54mb
    • 提供者:陈建文
  1. 1664dianzhenshizhong

    0下载:
  2. 基于单片机的16*64点阵时钟显示屏的论文,C程序代码,原理图,PCB板,实物图-Based on single chip clock display 16* 64 dot matrix paper, C code, schematics, PCB, physical map
  3. 所属分类:SCM

    • 发布日期:2017-05-15
    • 文件大小:3.84mb
    • 提供者:陈建忠
  1. 0037、基于单片机的数字钟设计论文资料

    0下载:
  2. 本设计以单片机AT89S52为切入点,通过使用AT89S52的内部的可编程定时器/计数器,结合对外接晶振的调节来确定一个合适的振荡周期,从而确定出内部的机器周期。再通过对内部中断程序的设置来设计出时钟程序,即设计出了电子时钟的核心。然后在核心电路的基础上设计出了相应的扩展电路,使本设计更加实用。(The AT89S52 single-chip design as the starting point, through the use of AT89S52 internal programmabl
  3. 所属分类:单片机开发

« 12 »
搜珍网 www.dssz.com