CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 锁相检测

搜索资源列表

  1. avrx

    0下载:
  2. 血凝仪检测系统,硬件电路部分由正弦波产生模块、前级放大与滤波模块、检测线圈、锁相环同步检波模块、后级平滑滤波与放大模块、AD转换器、线圈驱动模块、单片机模块等部分组成。-Coagulometer detection system, the hardware circuit sine wave generated by the module, pre-amplification and filtering module, detection coil, phase-locked loop sync
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-29
    • 文件大小:93.09kb
    • 提供者:韦编三绝
  1. suoxianghuanwenkong

    0下载:
  2. 介绍一种高稳定的温度控制电路,该电路采用锁相放大方法对温度的微小变化进行检测,利用半导体制冷器进行温度的实时控制。在室温环境下,其温度稳定度可到10 - 3K量级。-Introduction of a highly stable temperature control circuit using phase-locked amplification method to detect small changes in temperature, the use of semiconductor co
  3. 所属分类:SCM

    • 发布日期:2017-04-02
    • 文件大小:70.26kb
    • 提供者:谢翼
  1. dlia_pro

    0下载:
  2. 比较快速的正交解调算法,在TMS320LF2407上实现,使用语言C语言,内有论文《一种新型数字锁相放大器的设计及其优化算法》,可以软件实现检测相位差。-Comparison of fast orthogonal demodulation, in TMS320LF2407 to achieve, using the language C language, there are paper, " a new type of digital lock-in amplifier design
  3. 所属分类:DSP program

    • 发布日期:2017-04-06
    • 文件大小:291.64kb
    • 提供者:爬树跑
  1. beipinqilunwen

    0下载:
  2. 用微型计算机控制锁相环(PLL)可对计量光栅信号进行数字倍频 用这种挂 术产生的角度定标脉冲去量度齿轮侍动链误差比用时钟脉冲夸理,布助于蓰壹考粤 仪器的动态检测精度.-Phase-locked loop with a micro-computer control (PLL) can be grating on the measurement of digital harmonic signal generated with this hanging point calibration t
  3. 所属分类:matlab

    • 发布日期:2017-03-28
    • 文件大小:116.64kb
    • 提供者:owen
  1. 2345676588FPGAxiebofenxi

    0下载:
  2. 本文给出一种基于FPGA的新型谐波检测系统的设计方案。在该方案中,采用FPGA实现快速的FFT运算,采用数字锁相环来同步被测信号,以减小由非同步采样所产生的误差并给出实现的设计实现。数字锁相环和FFT算法用VHDL语言设计实现,该方案能提高谐波分析的精度以及响应速度,同时大大地精简了硬件电路, 系统升级非常方便。-This paper presents a new FPGA-based harmonic detection system design. In the scheme, using
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:17.75kb
    • 提供者:何正亚
  1. The_shortwave_high-speed_QAM_signal_fast_without_j

    0下载:
  2. 一种短波高速QAM信号快速无抖动码元同步方案的设计,文章基于Gardner定时误差检测算法、预滤波和一阶过零检测锁相环理论,结合卡尔曼 滤波算法,设计了一种快速无抖动的短波高速QAM信号全数字解调码元同步方案,从理论上 推导了方案中各个参数的设置方法,并在不同的信道环境下测试算法的性能,仿真结果显示 该方案具有优良的性能。 -A short high-speed QAM signal symbol timing quickly without jitter in the desi
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-03-29
    • 文件大小:186.85kb
    • 提供者:longx
  1. ANOlog_TMS320F28335

    7下载:
  2. 本装置采用单相桥式DC-AC逆变电路结构,以TI公司的浮点数字信号控制器TMS320F28335 DSP为控制电路核心,采用规则采样法和DSP片内ePWM模块功能实现SPWM波。最大功率点跟踪(MPPT)采用了恒压跟踪法(CVT法)来实现,并用软件锁相环进行系统的同频、同相控制,控制灵活简单。采用DSP片内12位A/D对各模拟信号进行采集检测,简化了系统设计和成本。本装置具有良好的数字显示功能,采用CPLD自行设计驱动的4.3’’彩色液晶TFT LCD非常直观地完成了输出信号波形、频谱特性的在线
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2013-09-24
    • 文件大小:4.79mb
    • 提供者:徐徐
  1. Lock-in-amplifier

    0下载:
  2. 锁相放大器 微弱信号检测 一些简单的介绍 理论和应用 -Lock-in amplifier
  3. 所属分类:Other systems

    • 发布日期:2017-04-17
    • 文件大小:205.43kb
    • 提供者:张剑坤
  1. temperature-measurement-and-display

    0下载:
  2. //功能:温度传感器18B20序列码检测及温度1602显示 //说明:直接调用1602的头文件形式,PA口控制数据 PB456控制RS RW EN,18B20控制口为DQ对应了PB3 //注意:18B20时,配置了锁相环配置时钟频率为10MHz-//Function: 18B20 sequence code detection and temperature of the temperature sensor 1602 Show// Descr iption: Direct calls
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-01
    • 文件大小:60.6kb
    • 提供者:秦小仙
  1. afd1

    0下载:
  2. 检测正弦信号在过零点处是否能与输入的波形保持一致,实现锁相功能-detection zero crossing
  3. 所属分类:LabView

    • 发布日期:2017-11-08
    • 文件大小:799byte
    • 提供者:sea
  1. DPLL_REASERCH

    1下载:
  2. 本课题研制了一种宽频带的数字锁相放大器,可以完成自动增益和相位 可调整,最长积分时间为100s,适合于频率从10Hz到10kHz,幅值从100nV 到10mV的微弱正弦信号检测。测量结果表明,当采样点数N大于8192时, -This project developed a wideband digital lock-in amplifier, can be completed automatically adjustable gain and phase, the longes
  3. 所属分类:其他小程序

    • 发布日期:2013-05-20
    • 文件大小:968.86kb
    • 提供者:huhai
  1. pll-used-for-speed-control

    1下载:
  2. 锁相环用于电机转速精准检测,资料很不错,值得下载-Phase-locked loop for accurate detection of motor speed
  3. 所属分类:source in ebook

    • 发布日期:2017-11-08
    • 文件大小:198.98kb
    • 提供者:yang
  1. suoxiangxiangweijiance

    0下载:
  2. 检测两路正弦信号时使用锁相相位检测的方法是结果更加准确对噪声的抗干扰能力强-Detect two sinusoidal signals using the lock-phase detection method is more accurate results to noise interference ability
  3. 所属分类:Other systems

    • 发布日期:2017-11-30
    • 文件大小:56.23kb
    • 提供者:曹冯秋
  1. resonant-frequency-testing

    0下载:
  2. 通过labview控制信号发生器和锁相放大器进行共振频率检测的程序。freq test.vi实现信号发生器的频率扫描,lockin test.vi 实现锁相放大器的参数设定,数据采集.vi实现锁相数据的采集,waveform arrays to file实现波形数据到文件数据的转换。共振频率测试.vi实现晶振等共振频率的测试-Resonance frequency detection procedures performed by labview control signal generator
  3. 所属分类:LabView

    • 发布日期:2017-03-29
    • 文件大小:142.7kb
    • 提供者:董泳江
  1. inventer_8_26

    5下载:
  2. 该程序是我硕士毕业论文《单相并网逆变器》源程序,调试成功的。(直流直接逆变为交流的单相全桥逆变拓扑,有离网并网功能,锁相环过零检测再采用PI.)-This program is my master' s thesis, " single-phase grid-connected inverters," the source, debugging success. (DC-AC inverter direct single-phase full-bridge inverte
  3. 所属分类:DSP program

    • 发布日期:2015-05-23
    • 文件大小:667kb
    • 提供者:王元浩
  1. SPLL

    1下载:
  2. 较为详细地介绍了单同步坐标系软件锁相环,采用了单一的同步坐标系锁相控制结构,一般适用于电网电压平衡时的相位,频率及幅值的检测,以及用于多种控制结构中(下垂控制,PQ控制,双闭环控制)。-A more detailed descr iption of the principle of a single coordinate system PLL synchronization and setting PI controller parameters. SPLL with a single sync
  3. 所属分类:matlab

    • 发布日期:2017-04-26
    • 文件大小:179.43kb
    • 提供者:康康
  1. F4-suoxiangfadaqi

    1下载:
  2. 用STM32F407写的用于进行微弱信号检测时的程序,使用了锁相放大器。-Written in STM32F407 for weak signal detection program, using the phase-locked amplifier.
  3. 所属分类:Other Embeded program

    • 发布日期:2017-05-24
    • 文件大小:7.04mb
    • 提供者:chensheng
  1. SPLL

    0下载:
  2. 单同步坐标系锁相环,适用于电网电压平衡时的相位,频率及其幅值的检测-Single phase-locked loop synchronous coordinate system for the grid voltage balancing phase, frequency and amplitude detection
  3. 所属分类:Other systems

    • 发布日期:2017-05-04
    • 文件大小:11.07kb
    • 提供者:康康
  1. 锁相放大

    0下载:
  2. 锁相放大器是一种对交变信号进行相敏检波的放大器(The lock-in amplifier is a phase sensitive detection amplifier for alternating signal)
  3. 所属分类:其他

    • 发布日期:2018-05-01
    • 文件大小:30kb
    • 提供者:在这里L
  1. 并网逆变器中全软件锁相环的设计与实现

    1下载:
  2. 讲述并网逆变器中全软件锁相环的设计与实现,,即检测基波正序分量的电网电压不平衡和扭曲的条件下。明确地,提出了一种积极的基于一种新的序列检测器双同步坐标系的解耦锁相环(双dq–PLL),完全消除了检测误差传统的同步参考框架(SRF–锁相环PLL)(and implementation of all software phase-locked loop in grid connected inverter is described, that is, detecting the positive a
  3. 所属分类:其他

    • 发布日期:2019-04-16
    • 文件大小:4.3mb
    • 提供者:
« 12 »
搜珍网 www.dssz.com