搜索资源列表
bridge
- FPGA和A/D转换芯片ad7862的IP,可实现4路数据的采样和读取。 用verilog实现的-FPGA and the A/D conversion chip ad7862' s IP, can achieve 4-way data sampling and reading. Achieved with verilog
DCM
- xilinx SP605开发板的DCM模块验证程序,coreGen工具生成DCM核,由DCM完成时钟分频、倍频、移相等操作-xilinx SP605 development board DCM module validation program, coreGen tool to generate nuclear DCM, completed by the DCM clock divider, frequency, and shift operations equal
ADconverter
- 基于FPGA的A_D转换采样控制模块的设计-A Design of the A/D Convertion Sampling Control Module Based on FPGA
DMA_8237A
- 经典DMA控制器8237A的VHDL设计,对设计DMA控制器有很高的参考价值。-Classic DMA controller 8237A of the VHDL design, the design of the DMA controller has a high reference value.
divide_vl
- d这是一个分频器,因为在FPGA中,为了能够得到比较少的频率,通常用分频器来完成-can divice the frequence
caiyang
- 种用FPGA 实现对高速A/ D 转换芯片的控制电路,系统以MAX125 为例,详细介绍了含有FIFO 存储器的A/ D 采样控制电路的设计方法,并给出了A/D 采样控制电路的V HDL 源程序和整个采样存储的顶层电路原理图.-Species with FPGA to achieve high-speed A/D conversion chip control circuit, the system as an example to MAX125 details FIFO memory cont
DDS
- 基于Verilog的dds设计,已经经过调试,可直接使用-Dds of Verilog-based design, has been testing can be used directly
FPGA_TLV5619_SIGNALTAPII
- FPGA_TLV5619_SIGNALTAPII,FPGA控制D/A转换器TLV5619,并用SIGNALTAP II分析数据波形!属于FPGA高端调试仿真应用。-FPGA_TLV5619_SIGNALTAPII, FPGA control D/A converter TLV5619, and waveform analysis of data SIGNALTAP II! Simulation are debugging the application of high-end FPGA.
Modelsim_QA
- modelsim的一些问题集锦,对于从事FPGA的研发人员很有帮助-Collection of some of the problems modelsim for personnel engaged in R & D FPGA helpful
fpga_data
- 给出了高速采集系统的实现架构及控制原理,并在分析数据采集系统现状的基础上,针 对高速采集系统存在的采集和传输速度、资源利用不合理以及硬件成本偏高等问题,给出了一种共 享总线、同步采集、分时读取的方法。实践表明,采用该方法提高了系统的采集和传输速度,实现了对 多通道、高分辨率并行A/D同步采集的有效控制,节省了FPGA系统资源,降低了硬件成本-fpga multi-channel
FPGA_Based_Multi-channels_Serial_ADC_controller.ra
- 采用FPGA控制ADS7844进行模数转换。ADS7844 是Burr_Brown公司推出的一种高性能、宽电压、低功耗的12 b串行数模转换器。它有8个模拟输入端,可用软件编程为8通道单端输入A/D转换器或4通道差分输入A/D转换器,其转换率高达200 kHz,而线性误差和差分误差最大仅为±1 LSB。-Using FPGA control ADS7844 analog to digital conversion. ADS7844 is a Burr_Brown the company intr
DE2_i2sound
- 基于FPGA的音频信号A/D转换,适用于DE2开发板。-FPGA-based audio signal A/D conversion, for DE2 development board.
adc5510
- 使用VHDL语言编写的A/D转换程序,可在FPGA平台使用-Using the VHDL language in the A/D conversion process can be used in the FPGA platform
bch155
- 一种纠3错BCH译码器的FPGA设计文章基于一种较新颖的纠3错BcH码逐步译码算法和结构原型,提出了BCH 译码器的完整实用化结构,采用FPeA设计并实现了纠3错BCH(31,16)译码器。该译码 方案的特点是主体结构通用、资源占用少、运行速度高,非常适合于需要对传输帧的帧头实 施特殊保护的数据传输应用场合。 主题词壁垒旦堡璺塑三堡£里堡垒 O 引-Based on a noVel step.by—step decoding algorithm and its stnIctu
DAC0832
- D/A数字模拟转换模块采用的是DAC0832芯片,该芯片为双列直插20脚封装,最高转换速率为1MHz,管脚定义如3所示。在实验板中,D/A模块输入直接与FPGA相连,输出接口为OUTPUT,由于DAC0832芯片为电流输出,后面跟两级运算放大器将电流输出转换成电压输出,具体电路参见DAC0832数据手册,运放采用TL081芯片。 DAC0832可直接进行数据输出完成DA转换,无需其他控制信号-D/A digital analog conversion module is DAC0832 c
MX7821
- A/D模拟数字转换模块采用的是MX7821芯片,该芯片为双列直插20脚封装,管脚定义如图1所示。具体可以参考MX7821数据手册。MX7821读数据时序如图2所示。注意:MX7821最高工作频率为1MHz,也就是读信号RD周期不要小于1us。通信系统大型实验板上的MX7821没有外围芯片,有一个INPUT输入接口,输出8位数据线直接与FPGA相连。一个简单的数据采集程序MX7821.v-A/D digital conversion module is MX7821 chips, the chip
DDR SDRAM Design Tutorials
- Altera公司的基于NIOSII设计DDR和DDR2内存的资料,很有帮助的,-Based on Altera' s DDR and DDR2 memory NIOSII design information, useful,
spi
- 串行外围接口,可用于FPGA器件与串行A/D/A的通信-Serial peripheral interface, which can be used for communication between FPGA devices and serial A/D/A
jishuji
- 将基本RS触发器,同步RS触发器,集成J-K触发器,D触发器同时集成一个FPGA芯片中模拟其功能,并研究其相互转化的方法。-The basic RS flip-flop, synchronous RS flip-flop, integrated JK flip-flop, D flip-flop while a FPGA chip analog integrated function, and to study their mutual transformation method.
dba_design_based_on_fpga_and_dsp
- 本文主要介绍了一个自适应波束形成器的原理及其实现方法,结合当今最先进的可编程芯片,包括数字信号处理器(DSP),现场可编程逻辑门阵列(FPGA)实现了数字波束形成,适用于如3坐标雷达系统等复杂阵列信号处理系统。其研制成果已应用在多部相控阵雷达中,缩小了我国在这个领域与其他国家之间的差距,具有重要的经济意义和军事意义。-This paper describes an adaptive beamformer principle and implementation method, combining