CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - real time fifo

搜索资源列表

  1. firelogd-1.3

    0下载:
  2. Firewall Log Daemon是一个用C编写的程序,它实时监视IP链或IP表日志警告。程序将启动一个小型后台监控进程,通过读取由系统日志写的FIFO来分析和解决防火墙日志。它可以查询一批警告,并将它们用邮件发送给你,或是由一个脚本用来处理现存的日志文件或数据流。它的功能有主机名,端口,协议,和ICMP类型/代码检查,可以由用户定义模板来格式化输出-Firewall Log daemon is a C preparation procedures, which real-time moni
  3. 所属分类:防火墙与安全工具

    • 发布日期:2008-10-13
    • 文件大小:112.49kb
    • 提供者:张光强
  1. shiboqi_51_12864

    0下载:
  2. 用c51单片机+12864实现示波器功能——单次触发+存储回放系统方案中信号经过直流偏置输入到模数转换芯片AD876,AD转换输出后输入到先入先出存储器。在单片机的控制下将存储在存储器中 的采样数据读取并将波形在LCD中显示,同时,可以通过两路DA输出可以在普通示波器中实时回放波形-SCM+12864 achieved using the oscilloscope function c51- Single Trigger+ storage playback system program
  3. 所属分类:SCM

    • 发布日期:2017-03-26
    • 文件大小:79.16kb
    • 提供者:minzi
  1. sprp181_DM642_FPGA_HardDisk.pdf.tar

    0下载:
  2. DM642 接硬盘的方案,利用FPGA作FIFO缓冲,达到数据/图像/视频的实时高速写入。-DM642 access the hard disk of the program, the use of FPGA for FIFO buffer to data/images/video real-time high-speed write.
  3. 所属分类:DSP program

    • 发布日期:2017-04-09
    • 文件大小:2.71mb
    • 提供者:李东平
  1. video_process_base_on_DSPandFPGA

    0下载:
  2. 基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型 化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管
  3. 所属分类:Special Effects

    • 发布日期:2017-04-04
    • 文件大小:534.43kb
    • 提供者:John
  1. IAR_STM32

    0下载:
  2. 原创,STM32F103R8T6为控制器,芯片内部的实时时钟以0.5秒1次向串口发送数据,串口使用了软件FIFO,使用了UCOSII系统,编译环境IAR5.20-Originality, STM32F103R8T6 for the controller, the chip' s internal real time clock to 0.5 seconds one time sending data to the serial port, serial use of a software
  3. 所属分类:SCM

    • 发布日期:2017-05-10
    • 文件大小:2mb
    • 提供者:grqd
  1. fpga.fifo

    1下载:
  2. 异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。-Asynchronous FIFO is an important module which always used to absorb the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:80.09kb
    • 提供者:雷志
  1. image-FIFO-SDRAM

    1下载:
  2. 图像缓存是图像处理系统设计的重点和难点,包括SDRAM和FIFO的设计,本PDF是设计图像缓存设计的好资料-sdram and fifo design for real-time image processing system
  3. 所属分类:图形图像处理(光照,映射..)

    • 发布日期:2014-03-07
    • 文件大小:1.09mb
    • 提供者:张荣奎
  1. Fifo

    0下载:
  2. Shows how to set up a FIFO data queue for sharing data between real-time tasks and user-level applications. The RT task creates two FIFOs, one for commands in from the user process and one for status back to the user process. As declared in
  3. 所属分类:OS Develop

    • 发布日期:2017-03-29
    • 文件大小:4.28kb
    • 提供者:sijith
  1. xmertl-4.0-rc1.tar

    0下载:
  2. XMeRTL is a new real-time hypervisor system based on linux. It supports FIFO, SHM, XM-DEV funtions.
  3. 所属分类:Linux-Unix program

    • 发布日期:2017-05-11
    • 文件大小:2.79mb
    • 提供者:baishuwei
  1. Labview_FIFO

    0下载:
  2. Labview的一个实时FIFO例程,内含3个VI,对于学习实时部分较有帮助-A Labview Real-Time FIFO routine that includes three VI, part of the learning more real-time help
  3. 所属分类:Other windows programs

    • 发布日期:2017-03-30
    • 文件大小:85.96kb
    • 提供者:鹿欣
  1. rty

    0下载:
  2. 近年来,随着DSP的快速发展,被广泛的应用于图像处理及目标定位[11][13][21]上,极大地提高图像处理的实时性。DSP主要用来实现扩展算法和数字信号处理的功能,其最典型的用途是实现数字图像处理算法。DSP芯片内采用大容量的SRAM作为系统的高速缓存,高达64位的数据总线带宽。在片外采用了目前流行的SDRAM、DDR2等高速大容量存储器的无缝连接,同时还支持SRAM、FIFO等各种类型的存储器,大大提高了图像的存储容量及速度。-In recent years, with the rapid
  3. 所属分类:DSP program

    • 发布日期:2017-03-28
    • 文件大小:254.94kb
    • 提供者:侯国强
  1. s

    0下载:
  2. 近年来,随着DSP的快速发展,被广泛的应用于图像处理及目标定位[11][13][21]上,极大地提高图像处理的实时性。DSP主要用来实现扩展算法和数字信号处理的功能,其最典型的用途是实现数字图像处理算法。DSP芯片内采用大容量的SRAM作为系统的高速缓存,高达64位的数据总线带宽。在片外采用了目前流行的SDRAM、DDR2等高速大容量存储器的无缝连接,同时还支持SRAM、FIFO等各种类型的存储器,大大提高了图像的存储容量及速度。-In recent years, with the rapid
  3. 所属分类:Special Effects

    • 发布日期:2017-05-04
    • 文件大小:1.43mb
    • 提供者:侯国强
  1. FIFO1

    0下载:
  2. 异步FIFO,实时给出读空和溢出指示,深度为256,宽度为8-Asynchronous FIFO, read real-time air and overflow indication is given
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.1kb
    • 提供者:丁剑
  1. UART_RTC_TIMPLY

    0下载:
  2. TI M4内核的 LM4f系列 UART串口DMA方式发送和FIFO中断模式接收(附加hibernate RTC中断方式显示实时时间)-TI s M4 kernel LM4f series UART serial port DMA sent and the FIFO interrupt mode receiver (attached the hibernate RTC interrupt display real time)
  3. 所属分类:SCM

    • 发布日期:2017-05-24
    • 文件大小:3.26mb
    • 提供者:fangyi
  1. Tx_state

    0下载:
  2. 应用于实时以太网通信,通过高速FIFO实现异步时钟域通信,通过状态机实现FIFO操作,实现与物理层芯片通信。-Used in real-time Ethernet communication, asynchronous clock domain communication speed FIFO FIFO operation state machine, with the physical layer chip communication.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-03
    • 文件大小:876.18kb
    • 提供者:游有鹏
  1. I2CTest_UseSoftI2CModule(PB0,PB1)

    1下载:
  2. 本程序实现了用TI LM3S系列单片机的IO端口接入I2C总线,可以实时监控总线上的变化与传输,并将I2C传输的内容,实时通过串口打印出来,可用于破解各种I2C通信协议,曾经用于解析PIC单片机之间的I2C通信,解决了串口实时打印的问题,采用FIFO,UART接受与发送均采用中断,并解决了FIFO中断深度等等问题。仅供参考。(This program is used to achieve the IO port access I2C bus by using TI LM3S Series MCU
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2018-01-07
    • 文件大小:1.72mb
    • 提供者:Lafang
搜珍网 www.dssz.com