搜索资源列表
-
0下载:
EAD设计VHDL语言环境数字时钟数码管显示方案,包括时间设置、调整等。-VHDL language environment EAD design digital digital clock display, including time for setup, adjustment.
-
-
0下载:
设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与闹钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校准时间,每逢整点,产生报时音报时。
实验平台:
1. 一台PC机;
2. MAX+PLUSII10.1。
Verilog HDL语言实现,还有完整的实验报告-The design of a can be hours, minutes, seconds time of 12 hours or 24 hours system, d
-
-
0下载:
多功能电子时钟,具有时间显示,时间调整等功能。-Multi-function electronic clocks, time display, time adjustment functions.
-
-
0下载:
设计一个具有特定功能的数字电子钟。准确计时,以数字形式显示h、min、s 的时间。小时的计时要求为二十四进位,分和秒的计时要求为六十进位。
该电子钟上电或按键复位后能自动显示系统提示00-00-00,进入时钟准备状态;第一次按电子钟功能键,电子钟从0时0分0秒开始运行,进入时钟运行状态;再次按电子钟功能键,则电子钟进入时钟调整状态,此时可利用各调整键调整时间,调整结束后可按功能键再次进入时钟运行状态。
-Designed with a specific function of a dig
-
-
0下载:
基于vhdl的数字闹钟的设计。可实现计时、闹钟、调节时间功能。可以在FPGA上实现。-VHDL-based digital alarm clock design. Can achieve a time, alarm clock, adjust time function. FPGA implementation can be on.
-
-
0下载:
用VHDL 语言设计数字钟,实现在数码管上显示分钟和秒,并且可以手动调节分钟,
实现分钟的增或者减。该设计包括以下几个部分:
(1)分频电路的设计,产生1Hz 的时钟信号,作为秒计时脉冲;
(2)手动调节电路,包括“时增”“时减”“分增”“分减”。
(3)时分秒计时电路。
(4)7 段数码管显示电路。-Design with VHDL, digital clock, to achieve in the digital display minutes and seconds,
-
-
0下载:
这是一个利用VHDL语言编写的校园打铃系统,它具有正常数字钟功能,通过按键的操作可以实现时间的切换显示与调整,以及春夏与秋冬两季的打铃时间表的切换控制。-This is a campus using VHDL language ring a bell system, which has normal digital clock function, the operation can be achieved through the key switch time display and adjus
-
-
0下载:
用VHDL 语言设计数字钟,实现在数码管上显示分钟和秒,并且可以手动调节分钟,
实现分钟的增或者减。该设计包括以下几个部分:
(1)分频电路的设计,产生1Hz 的时钟信号,作为秒计时脉冲;
(2)手动调节电路,包括“时增”“时减”“分增”“分减”。
(3)时分秒计时电路。
(4)7 段数码管显示电路。
将 SW1 和SW2 初始状态均置为高电平。拨动开关SW1 到低,分钟进行加计数,秒停
止计数,当计数到59 时,从00 开始重新加计数,将SW1 拨动到高时,在当前状
-