搜索资源列表
logic_app
- 中际赛微15期培训班 逻辑功能试验 2009-5-Competition in 15 micro-logic function tests training 2009-5
ddsdds
- 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号 (2009-01-04, VHDL, 99KB, 9次) -hgfhtht rrgtsrt rthg rgrswt sgethwrathwtHY TSRTTHSRH
DDS_FINAL
- My project is on Direct Digital Synthesiser using Verilog HDL.This project is doing by me on july 2009 in summer training at NIT Kurukshetra, India. This DDS system generate the square wave, Triangular wave,Sine wave and saw wave with different fre
Led_Lcd_vhdl
- Lcd led 2x16 2009 china2009
jianpanjiekoups2
- 【原创】44矩阵键盘接口程序(VHDL)(2009-10-27 201747) 标签:矩阵键盘vhdl杂谈 初级版:支持输入三个十位数字组成的两个操作数加减与或比较运算,零占位不可省。 程序代码:-【Original】 44 matrix keyboard interface program (VHDL) (2009-10-27 201747) Tags: Matrix keyboard vhdl Zatan junior version: support the i
NEC2009
- VHDL语言编写的2009年电子设计比赛的程序,题目是功率放大器-VHDL language of the 2009 Electronic Design Competition program, entitled PA
ChuZuCheJiJiaQi
- 出租车计价器VHDL程序与仿真 --功能:出租车计价器。 --最后修改日期:2009.4.9。-taximeter of taxi
PinLvJiShuQi
- 数字频率计VHDL程序与仿真 功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的 --高4位进行动态显示。小数点表示是千位,即KHz。 --最后修改日期:2009.4.9。-frequency counter
eda-2009
- 9600波特率的串行口VHDL接收和发送模块,两个模块既可以单独使用。-VHDL 9600 baud serial port receive and transmit modules, two modules can be used alone.
fftip
- 2008-2009年优秀硕士论文之:基于FPGA的高性能32位浮点FFT IP核的开发-Outstanding Master' s thesis 2008-2009: FPGA-based high-performance 32-bit floating-point FFT IP core development
fftfpga
- 2008-2009年优秀硕士论文:基于FPGA实现可扩展高速FFT处理器的研究.pdf-2008-2009 Outstanding Master Thesis: FPGA-based high-speed FFT processor scalable research. Pdf
Gerhard-Fettweis-at-BWRC-2009-09-18
- Signal processing and its implementation for LTE-Advanced
i2s_latest
- Details Name: i2s Created: Mar 22, 2004 Updated: Jan 10, 2014 SVN Updated: Mar 10, 2009 SVN: Browse Latest version: download Statistics: View Other project properties Category: Communication controller Language: VHDL De