搜索资源列表
mypinlvji
- 该程序实现一个频率计,测量范围:1-49999999赫兹,用8为数码管扫描显示出被测信号的频率。 INT_DIV模块用于对系统的频率进行分频,此模块的输出信号为被测信号的频率,可以自己设定分频系数,验证频率计的功能,实际应用中,可去掉此模块,直接把待测信号加到CLKCIN端即可。 MYPINLVJI模块是实现频率计的主程序,对系统时钟进行分频,产生0.5赫兹的信号,在此信号的高电平期间(时间为1秒)对输入的信号进行计数,从而实现频率测量,最后用7段数码管显示出测量的频率。
frequencymeasurement
- 用LabVIEW编写的频率测量的测序,本程序用的是多周期计数等多种方法,很好用
cpld11245
- 主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率 测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频 模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等 主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设 计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要 求。-Introduced, such as the accuracy
pinlvji2222
- 频率计设计,具有4位显示,能自动根据7位十进制计数的结果自动选择量程-Cymometer design, with four shows that can automatically in accordance with seven counts of the results of the metric system automatically selects the range
Cplusecount
- 一个拥有中断外部脉冲清零,外部脉冲计数的计数器,计数范围0-9999.脉冲频率可调-A disruption of the external pulse cleared, the external pulse count counter, count range 0-9999. Adjustable pulse frequency
verilog2
- 本代码在Quartus II 9.0 (32-Bit)环境编译运行,使用SOPC_NIOSIIFPGA开发板,可作为入门级代码讲解,将50MHZ的频率改为1MHZ,并以此频率为基准计数显示在七段数码管上。(采用verilog语言)-The code in Quartus II 9.0 (32-Bit) environment to run the compiler, the use of SOPC_NIOSIIFPGA development board, entry-level code ca
DigitalElectronicsDivisionLocated
- 数字电子课设 顶事炸弹的拆除系统是基于计数器、编码器、译码器、数据选择器等中、小规模集成电路的小型数字系统。本系统主要由五个部分组成:波形产生部分、密码输入部分、控制部分、计数部分和报警部分。波形产生部分的功能是获得具有一定周期、频率以及固定占空比的方波。拆除炸弹时拆弹人员通过密码输入部分输入密码进行炸弹的拆除。控制部分和计数部分是本系统的核心,根据外界条件的不同刺激,控制部分作出相应的反应来控制计数部分的工作,并通过报警部分提示本系统当前所处的状态。本系统为炸弹使用人员和拆弹人员提供了五个
fgg
- 频率的测量实际上就是在1s时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,第一种方法是使用单片机自带的计数器对输入脉冲进行计数;第二种方法是单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读取。-In the measurement of frequency is actually 1s to count time signal, numerical is signal frequency. Using single-chip microcomputer f
sing
- 在本设计中,时钟信号通过分频计产生一个理想的目标时钟频率,控制地址发生器计数,地址发生器的计数结果输出给正弦波数据存数ROM,作为其地址,从该地址取出ROM里的存储好的数据,再通过DA转换,将数字信号转换成模拟信号,最后输出给示波器观察。-In this design, the clock signal generated by frequency meter an ideal target clock frequency, the control address generator coun
TempControl-HUST
- 这是一个关于信号源和频率计数器的labview程序,控制信号源产生不同频率和幅度的信号,然后频率计数器对其进行计数,最后通过求艾伦偏差,确定信号的稳定性-This is a program on the source and frequency counter labview control signal source to produce a different frequency and amplitude of the signal, then the frequency counter
sopc_pinlvji_12864
- 基于FPGA的高精度数字频率计 定时法与计数法自动转化 测频范围:1hZ---10M 精度:1Hz-very good
usb7646B
- 与采集器通信,控制采集器如何启动,计数,采样频率等-Communication with the collector
Freq_counter_ise12migration
- 用verilog实现的一个频率计数器,可分别在不同的频率下计数(自己设定),里面有几个有用的小模块,分频,计数,显示,同步,进位等-Verilog to achieve a frequency counter, respectively, in different frequency count (set), there are several useful modules, divide, count, display, synchronization, binary, etc.
COUNT
- vhdl编写的数字频率计,可以实现对输入波的频率计数-vhdl prepared by of the digital frequency meter
daima
- 利用AT89S51单片机的T0、T1的定时计数器功能,来完成对输入的信号进行频率计数,计数的频率结果通过8位动态数码管显示出来。要求能够对0-250KHZ的信号频率进行准确计数,计数误差不超过±1HZ。-The AT89S51 microcontroller T0, T1 timing counter function to complete the input signal frequency count, counting the frequency of the results of an
duogongnengshuzibiao
- 多功能数字电子表 (1)正常计时:秒(60)、分(60)、小时(24)计数;秒计时的频率为1Hz,数码管用动态扫描实时显示计时的小时、分、秒。 (2)整点报时:逢整点蜂鸣器在“59”分钟的第51、53、55、57秒发频率为512Hz的低音,在“59”分钟的第59秒发频率为1024Hz的高音。 (3)校时: 校小时, 显示小时数码管以4Hz的频率递增计数; 校分, 显示分数码管以4Hz的频率递增计数; 校秒, 秒清0。 其他: 1.晶振为12 MHz 2. 采用
Mystm32
- stm32:定时器中断,10Khz的计数频率,计数500ms stm32时延任务;创建一个周期任务用于每200毫秒往队列中发送五个数值,发送完成产生一个软件中断。-stm32: timer interrupt, 10Khz frequency counting, counting 500ms stm32 delay task create a periodic task for every 200 milliseconds to send five values
等精度数字频率计
- 可以测量1HZ-150MHZ矩形波(其他波形需整形后输入)信号,误差<0.01%,串口输出NC和NX值。(1HZ-150MHZ square wave can be measured (other waveform needs to be shaped after the input) signal, error <0.01%, serial output NC and NX values.)
测量频率
- 功能:测量两路输入的频率,并在液晶上显示。 有两种方法测频率,一种是周期测频法,一种是频率计数法: 周期测频法要求有参考时钟,通过对一个或者几个周期信号内参考时钟的计数来测量; 频率计数法就是单位时间内测出被测信号的改变次数,从而得到频率。 第一种方法的精度与参考时钟的速度有关,速度越快精度越高,第二种的精度跟所取的单位时间有关,时间越长,精度越高。所以前者适合测低频,后者适合测高频。 所以要想测量准确就得看你所测信号的频率范围了。 你也可以结合这两者的优势,实现互补。
plj
- 使用vhdl语言原件例化设计数字频率计,并用6位7段数码管计数。模块包括:十进制计数器,6位10进制计数器,Reg24 锁存器、Fp 分频器、Ctrl 频率控制器、Disp 动态显示。(The digital frequency meter is designed by using VHDL language as an example and counted by 6-bit 7-segment digital tube. Modules include: decimal counter, 6