搜索资源列表
Examples_VHDL
- Examples of VHDL Descr iptions ROM-based waveform generator-Examples of VHDL Descr iptions ROM-based w aveform generator
rom2
- vhdl rom 程序,标准的rom程序,很简单
zlg_avalon_ps2mouse.rar
- 周立功SOPC 嵌入式系统实验教程书籍配套光盘 PS2鼠标驱动代码,Ligong week experimental course SOPC embedded systems supporting CD-ROM books PS2 mouse driver code
altera_avalon_cfi_flash.rar
- 周立功SOPC 嵌入式系统实验教程书籍配套光盘 FLASH驱动代码,Embedded Systems Week Ligong SOPC experimental FLASH Tutorial CD-ROM drive books matching code
LFSR
- verilog实现的8阶伪随机序列发生器,文件包含了三种主要模块:控制模块,ROM模块,线性反馈移位寄存器(LFSR)模块。已经通过modelsim仿真验证。-verilog to achieve 8-order pseudo-random sequence generator, the file contains three main modules: control module, ROM modules, a linear feedback shift register (LFSR) mo
rom
- 根据实验要求,对rom和ram进行验证,实现各项功能。-According to the experimental requirements of rom and ram for authentication, the realization of various functions.
control
- Turbo码编码器时序控制模块,能够对于RAM,ROM读写以及编码器其他功能模块的使能进行控制-Turbo code encoder timing control module, to the RAM, ROM reader and encoder modules, other functions can be controlled so that
rom
- Turbo码编码器的Rom宏模块,此模块中包含Rom.v文件和存储交织地址的.mif文件-Turbo code encoder Rom macro module, this module contains intertwined Rom.v documents and store addresses. Mif file
DDSckkc
- 以把直接数字频率合成(DDS)看成这样一种技术,它能用数字值形式的信号控制正弦波的频率。最简单的DDS电路包括一个二进制计数器,一个以等间隔正弦波值进行全波编程的ROM,以及一个数模转换器,用于将存储的正弦波值转换为电压。计数器的时钟频率决定了正弦波的频率,但这 -To the Direct Digital Synthesis (DDS) as such a technology, it can use the digital value of the form of the frequen
RS(204.188)design
- RS(204,188)译码器说明 原文件: rs_decoder.v(顶层文件), SyndromeCalc.v(计算伴随式), BM_KES.v(BM求解关键方程), Forney.v(Forney算法求误差样值), CheinSearch.v(搜索错误位置),ff_mul.v(有限域乘法)。 ROM及初始化文件: rom_inv.v(求逆运算), rom_power.v(求幂运算); rom_inv.mif(ROM初始化文件), rom_po
I2CASSISTANT
- Data and address generator for VHDL ROM-like design.
DS18B20
- 8位单片机与DS18B20并行双向通信。 Quartus II 8.1项目工程文件. 主源程序文件为DS18B20.v,里面有详细注解。 例子: DS18B20 数据地址 0xf000(ROM=0) DS18B20 ROM指令地址 0xf001(ROM=1) 外部电源供电且只有一DS18B20的读取法: 发送CC到0xf001, 等待busy=0说明器件已准备好, 读0xf001的Bit1=1说明存在器件,Bit0=1为控制忙(可以省略此步) 发送44
rom
- 用VHDL编写一个具有正弦波形产生功能的rom.-Written with VHDL generate a sine function of rom.
rom
- 64采样点的正弦表存储区。外接地址可以输出正弦信号采样点经过二进制补码转换后的幅度值。-sine table by 64 samples in VHDL.
88VHDL(1)
- 选用一种设计方案定制ROM(乘法器宏模块)的方法设计一个八位乘法器,利用quartus软件进行VHDL程序的编写,然后对程序进行仿真验证,并对所设计的乘法器进行评价。-Use a custom ROM design ( multiplier macro module ) method to design a eight multiplier, the use of quartus software VHDL program, then the program is validated by si
LCD
- VHDL语言由1206显示rom中的数据-VHDL language rom in the data from 1206 show
VGA
- VHDL语言实现VGA显示,可以显示文字和图片,使用片上ROM-VHDL language VGA display, you can display the text and pictures, using on-chip ROM
19_ROM
- ROM vhdl source code for beginners
TesteROM
- ROM Test - VHDL Project