搜索资源列表
8bitCRC
- 多项式为x^8+x^5+x^4+1的CRC(循环冗余校验码)的FPGA设计。-polynomial x 8 x ^ x ^ ^ 5 4 1 CRC (cyclic redundancy check code) FPGA design.
f&b
- MODBUS(CRC)校验例程示例1.0版,包括二种编程语言模式-MODBUS (CRC) calibration routines example, version 1.0, including two kinds of programming language mode
modbus
- 这个程序是利用VC编写的一个从机串口响应modbus查询命令程序,实现RTU方式,3.5和1.5个字符时间检测,CRC和LRC校验。-This program is written using VC as a response from the machine serial modbus query command procedure, to achieve RTU mode, 3.5 and 1.5 characters time detection, CRC and LRC check.
CRC
- labview 7.1版本的CRC 校验-labview 7.1 version CRC CHeckSum
hart
- 这个程序是利用VC编写的一个从机串口响应modbus查询命令程序,实现RTU方式,3.5和1.5个字符时间检测,CRC和LRC校验。-This program is written using VC as a response from the machine serial modbus query command procedure, to achieve RTU mode, 3.5 and 1.5 characters time detection, CRC and LRC check.
asic
- 帧同步 系统是保证收、发双方同步工作的重要单元。从基群的帧结构中可知,同步时隙 TSo是奇、偶帧两种形式的图案交替,即偶帧TS0时隙的D2~D8为帧同步码“0011011”, 奇帧TSo时隙的D2固定为“1”。为了提供防止伪帧定位的附加保护措施和提高比特误码 监测能力,TSo时隙中的第—位码作为循环冗余校验(CRC)码。-帧同步帧同步系统是保证收、发双方同步工作的重要单元。从基群的帧结构中可知,同步时隙 TSo是奇、偶帧两种形式的图案交替,即偶帧TS0时隙的D2~D8为帧同步码“
LTE_24bitCRC_enc
- 完成LTE中24bitCRC校验码编码,包括3个子程序: 1)LTE_24bitCRC_matlab_encode.m(利用matlab自带函数进行crc编码,用于实际算法对比参考) 2)LTE_24bitCRC_table_encode.m(利用查表方式进行crc编码,值得注意的是该程序还给出了查找表的具体计算方法,不像有的c程序只是定义好表格,但没有告知表格的求法) 3)LTE_24bitCRC_compare.m(比对2种方式编码的结果,验证程序的正确性。实际使用中会用2)的方
RS485
- 通信协议要求: 1. 定时数据通信:每秒钟每台计算机分别交换10、20、30、40、50个字节的数据。 2. 广播通信:每十秒中,发布广播数据对各个计算机的时钟进行同步。 3. 错误检测:CRC错误检测,有错误时,采用相应的错误处理程序。 4. 网络管理:随时获知网络中各节点的工作状态,当有节点故障退出网络或新的节点加入网络时,能够记录网络状态。 -Communication protocol requirements: 1. The timing data communic
CRC校验,高位在前,低位在后
- CRC校验,高位在前,低位在后具体算法:P(X)=X16+X15+X2+1(CRC checksum, high in the front, low in the back)
CRC5_CRC16_USB
- USB2.0数据包CRC 16,TOKEN令牌包是CRC5,VerilogHDL代码 多项式y=1+x^2+x^15+x^16; y=1+x^2+x^5; 只是串行1位的代码, 并行8位,16位没有上传(USB CRC 16 , VerilogHDL code polynomial(0_2_15_16); polynomial(0_2_5))
CRC_Calc+v0.1
- 最全的的CRC校验计算工具,绿色版 无插件(The most complete CRC check and calculation tool, the green version has no plug-in)