搜索资源列表
通用非同步傳送接收器
- 使用 VERILOG 編程 UART 傳輸協定 ( 以一次4BYTE為例 ),環境為 QUARTUS II 9.0 ,附專案檔及模擬檔
i2sparalell_latest.tar
- 音频芯片的i2s格式,用vhdl编程,在quartus ii上汇编并且可综合-I2s format audio chip, with vhdl programming, the compilation in quartus ii and can be integrated
Code_NCO.zip
- 码数控振荡器相位累加器的位数N为32,利用verilog HDL语言在Quartus II 9.1中具体实现了载波和码NCO的设计。,The code numerically controlled oscillator phase accumulator bits N 32 verilog HDL language in the concrete realization of the design of the carrier and code NCO Quartus II 9.1.
2freq_uart_se
- 高精度串口频率计VHDL源码,开发环境为Quartus II 9.0,频率范围为0-1MHz-Precision frequency meter serial VHDL source code, development environment for Quartus II 9.0, the frequency range of 0-1MHz
uart程序_quartus_verilog
- 该程序实现uart串口收发数据,按照通信数据格式,代码编写规范,实现fpga中uart通信功能。(The program realizes the UART serial transceiver data, according to the communication data format, code specification, to achieve UART communication function in fpga.)
d974d4330bf7
- 这是一个非常完整的qpsk调制解调用fpga实现的工程,在工程中已经能够正常使用,使用的quartus ii 开发,使用Verilog语言,文件中还包含了各种滤波器的系数文件,还有matlab仿真文件,整个工程包含从串并变换,相位映射,到成型滤波,中通滤波,cic滤波,调制,再到解调过成的下变频,匹配滤波,载波提取,位定时,判决,整个完整的过程(This is a very complete QPSK modulation and demodulation using FPGA implemen