搜索资源列表
8b10b_Decoder
- 应用VHDL设计的8b10b解码器源文件,实现高速的串行数据传输。-application VHDL design 8b10b decoder source, the realization of high-speed serial data transmission.
VHDL_UART
- VHDL语言的UART串行接口芯片程序,仅供学习使用-VHDL UART serial interface chip procedure is for learning
control9851
- AD9851的vhdl串行控制程序(9851系统时钟内部指定)-AD9851 vhdl the serial control procedures (9851 designated internal system clock)
abc
- 文中给出了cPLD与单片机的串行通信的C语言代码与VHDL代码有一定的使用价值
uart(serial)-200792511240998
- 基于vhdl 的串行接口 具有完整的程序
uart
- VHDL编写的异步通信串行口设计用Quartus工具编译
f_adder
- 用VHDL语言采用串行方法实现用1位全加器实现4位全加器
080513154000
- 并行转串行的VHDL描述:基于FPGA的SPI发送模块的设计
serial
- 串行口数据传输实验,vhdl源代码,完成信号发生,串并转换,检测电路
UART
- 用FPGA实现了RS232异步串行通信,所用语言是VHDL,另外本人还有Verilog的欢迎交流学习,根据RS232 异步串行通信来的帧格式,在FPGA发送模块中采用的每一帧格式为:1位开始位+8位数据位+1位奇校验位+1位停止位,波特率为2400。由设置的波特率可以算出分频系数,具体算法为分频系数X=CLK/(BOUND*2)。
CRC
- 循环冗余码校验(CRC)是一种可靠性很高的串行数据校验方法。介质循环冗余码校验的基本原理,并分别用单片机和CPLD作了循环冗余码验的软件实现和硬件实现。包括汇编语言和VHDL语言源程序
UART
- 串行接口UART的用VHDL语言的简单实现,希望对大家有帮助
VHDL_UART
- VHDL语言的UART串行接口芯片程序,包括数据接收器、数据发送器和波特率发生器等。
1253
- 基于VHDL语言的并串转换程序,有四位的并行输出转换为串行输出
MAX531
- MAX531串行DA芯片的VHDL驱动,我应经在实际工程中试验过!
RS232
- 用硬件描述语言VHDL进行串行通信接口电路设计,能通过RS232协议与PC机进行通信。-VHDL hardware descr iption language used for serial communication interface circuit design, through the RS232 protocol to communicate with the PC unit.
rec
- 基于vhdl编写的FPGA与PC串行通信的接收信号解码程序,调试已通过。-Vhdl prepared based on FPGA and PC serial communication received signal decoding process, debugging has been passed.
AD5624
- ADI公司串行DA芯片AD5624的VHDL源码,实际工程应用成功、-ADI Corporation serial DA of the AD5624 chip VHDL source code, the actual engineering application success
tlv2544
- 高速AD串行器件tlv2544的VHDL控制程序-tlv2544 of VHDL control procedures
ps
- VHDL语言编写的串并转换模块的源代码,用来将并行输入数据转换为串行数据输出-code for the transform of ps