CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 信道 均衡器

搜索资源列表

  1. equlizer

    0下载:
  2. 数字均衡器是通讯信道抗码间干扰的重要环节,这是一个用vhdl写的代码以及用SYNPLIFY8.0综合的RTL电路图 它包含三个模块FILTER,ERR_DECISION,ADJUST 希望对大家有用.-equalizer communications channel anti-inter-symbol interference an important link This is a use of the VHDL code to write and use SYNPLIFY8.0 integra
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:23.17kb
    • 提供者:陈为
  1. fsm8051

    0下载:
  2. :首先介绍了DS--UWB系统的的发射与接收模型,然后分析了利用滑动相关法对信道进行估讣,并巾此给出 了不同RAKE接收机RAKE合成权系数选取方案。对接收机采用最大比(MRC)、最小均方误差(MM SE)及带均衡 器的(MRC)合并系数选取的误码性能进行了仿真和对比。结果表明了带均衡器的MRC—RAKE只用较少的分支 就可以达到接收性能明显优于MMSE—RAKE的程度。尤其在信噪比比较大时。这种优势更加明显。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.69kb
    • 提供者:季昀
  1. oc8051_defines

    1下载:
  2. :首先介绍了DS--UWB系统的的发射与接收模型,然后分析了利用滑动相关法对信道进行估讣,并巾此给出 了不同RAKE接收机RAKE合成权系数选取方案。对接收机采用最大比(MRC)、最小均方误差(MM SE)及带均衡 器的(MRC)合并系数选取的误码性能进行了仿真和对比。结果表明了带均衡器的MRC—RAKE只用较少的分支 就可以达到接收性能明显优于MMSE—RAKE的程度。尤其在信噪比比较大时。这种优势更加明显。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4.54kb
    • 提供者:季昀
  1. pc

    0下载:
  2. :首先介绍了DS--UWB系统的的发射与接收模型,然后分析了利用滑动相关法对信道进行估讣,并巾此给出 了不同RAKE接收机RAKE合成权系数选取方案。对接收机采用最大比(MRC)、最小均方误差(MM SE)及带均衡 器的(MRC)合并系数选取的误码性能进行了仿真和对比。结果表明了带均衡器的MRC—RAKE只用较少的分支 就可以达到接收性能明显优于MMSE—RAKE的程度。尤其在信噪比比较大时。这种优势更加明显。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:951byte
    • 提供者:季昀
  1. Channel_Equalizer

    1下载:
  2. 使用Verilog编写的信道均衡器,可以有效解决抗多径问题,ISE12.2下编译通过-Written in Verilog channel equalizer can be an effective solution to anti-multipath, ISE12.2 compiled by
  3. 所属分类:VHDL编程

    • 发布日期:2017-05-07
    • 文件大小:385.84kb
    • 提供者:洪依
  1. FPGA_Equalizer

    0下载:
  2. 使用Verilog编写的信道均衡器,可以有效解决抗多径问题,ISE12.2下编译通过-Written in Verilog channel equalizer can be an effective solution to anti-multipath, ISE12.2 compiled by
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:384.84kb
    • 提供者:洪依
  1. equalizer_self_adaption

    1下载:
  2. 自适应均衡领域的经典算法,最小均方误差算法(LMS)算法的数字均衡器建模源代码。建模建立了一个通信系统的收发两端,并模拟了信道衰减和噪声。并在接收端使用了数字均衡器。主程序中一次在接收端使用了自适应均衡器,另一次没有使用,可以清楚看到均衡前后误码率的差别。-The field of classical adaptive equalization algorithm, the minimum mean square error algorithm (LMS) algorithm for model
  3. 所属分类:DSP program

    • 发布日期:2017-04-08
    • 文件大小:2.25kb
    • 提供者:戴天喆
  1. CS5262 DP1.4到HDMI2.0b和VGA转换器芯片

    0下载:
  2. 一、CS5262概述 Capstone CS5262是一款高性能DP1.4到HDMI2.0b和VGA转换器,设计用于将DP1.4信号源连接到HDMI2.0接收器。CS5262集成了DP1.4兼容接收机和HDMI2.0兼容接收机发射机和VGA输出接口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字音视频内容的安全传输。 HDMI接口包括4个T
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:536.36kb
    • 提供者:TEL13699758578
  1. CS5263芯片 CS5263规格书 CS5263芯片方案

    0下载:
  2. 1简介 Capstone CS5263是一款高性能DP1.4到HDMI2.0b转换器,设计用于将DP1.4源连接到HDMI2.0b接收器。CS5263AN集成了DP1.4兼容接收机和HDMI2.0b兼容接收机发射器。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每车道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字音视频内容的安全传输。 HDMI接口包括4个TMDS时钟/数据对、DDC和HPD信号
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:40.4kb
    • 提供者:TEL13699758578
  1. CS5266设计Type-C转HDMI带PD3.0快充拓展坞方案

    0下载:
  2. CS5266是一款高性能type-C/DP1.4至HDMI2.0b带PD3.0快充转换器,设计用于将USB Type-C源或DP1.4源连接至HDMI2.0b接收器。 CS5266集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。DP接口包括2条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDC
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:47.76kb
    • 提供者:TEL13699758578
  1. 瑞奇达CS5265 CS5265TYPEC to HDMI 4K60HZ转换方案 CS5265中文规格书

    0下载:
  2. 1简介 Capstone CS5265是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBtype c源或DP1.4源连接至HDMI2.0b接收器。CS5265AN集成了DP1.4兼容接收机和HDMI2.0b兼容发射机。此外,CC控制器还用于CC通信,以实现DP Alt模式。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:14.18kb
    • 提供者:TEL13699758578
  1. CS5267芯片资料 CS5267扩展坞芯片 CS5267芯片说明书

    0下载:
  2. Capstone CS5267是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBType-C源或DP1.4源连接至HDMI2.0b接收器。CS5267集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:38.8kb
    • 提供者:TEL13699758578
  1. CS5268芯片资料|CS526 TYPE-C转HDMI+VGA|CS5268中文规格书

    0下载:
  2. 1简介 CapstoneCS5268是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于将USB Type-C源或DP1.4源连接至HDMI2.0b接收器。CS5268集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。此外,还包括两个CC控制器,用于CC通信,以实现DPAlt模式和功率传输功能,一个用于上游type-c端口,另一个用于下游端口。 DP接口包括2条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:55.54kb
    • 提供者:TEL13699758578
搜珍网 www.dssz.com