搜索资源列表
MSP430Chuibian
- MS P430 C 和汇编的嵌套采用C 语言进行程序设计,可大大提高软件开发效 率,增强代码的可靠性、可读性和可移植性,使设计者可以 将更多注意力集中在所需实现的功能上。16 位精简指令 集的MSP430 系列单片机,具有很强的处理能力,并具有 十进制加法指令和多条模拟指令。采用汇编语言能最大 限度发挥MSP430 的指令特性,提高执行效率,并且某些 时序要求严格的程序必须使用汇编语言设计。实现两种 语言的嵌套能使开发者兼顾二者的优势。IAR 公司为 MSP430
VHDLplj
- (1)设计4位十进制频率计测量范围: 1Hz~9999Hz (2)测量的数值通过4个数码管显示 (3)频率超过9999Hz时,溢出指示灯亮,可以作为扩大测量范围的接口-(1) the design of four decimal frequency measuring range: 1Hz ~ 9999Hz (2) measurement values through four digital tube display (3) the frequency of more than 999
decoder_2_10
- 采用VHDL语言编写的二-十进制编码器,在MAX+plus软件上实现,其中包括演示截图。-Using VHDL languages II- Decimal encoder, in MAX+ Plus software to achieve, including the demo screenshot.
LEDoutput
- 计算按钮开关被按的次数。按钮开关K1作为单片机的输入信号,开关K1被按的次数由P1端口所接的8只LED来显示。8只LED可看作8位二进制数,亮的为0,灭的为1。在观察LED计数时可参照书后附录B,将二进制数转换十进制数阅读-Button switch was calculated according to the number. Button switch K1 as a single-chip input signals, switch K1 to be in accordance with
CNT10_P
- 这是消除毛刺十进制计数器的源程序,有需要的同学可以参照一下!-This is counter to eliminate glitches decimal source, needy students can refer to you!
CNT10_T
- 这是同步十进制计数器的源程序,有需要的同学可以参照一下!-This is a source synchronous decimal counter, needy students can refer to you!
cntm60
- 这是六十进制计数器的源程序,有需要的同学可以参照一下!-This is a six decimal counter source, needy students can refer to you!
DM10
- vhdl实现一个4位十进制加法技术器。。。上传源代码,和大家分享-VHDL realization of a four decimal adder technology devices. . . From source code, and to share
freq
- vhdl语言设计频率计,十进制加法器.运用maxplus2运行,-VHDL language design frequency, the decimal adder. maxplus2 application running,
SHUZIMIAOBIAO
- 秒表的逻辑结构比较简单,它主要由、显示译码器、分频器、十进制计数器、报警器和六进制计数器组成。在整个秒表中最关键是如何获得一个精确的100Hz计时脉冲,除此之外,整个秒表还需要一个启动信号和一个归零信号,以便能够随时启动及停止。 秒表有六个输出显示,分别为百分之一秒,十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之对应,6个个计数器全为BCD码输出,这样便于同时显示译码器的连接。当计时达60分钟后,蜂鸣器鸣响10声。 -Stopwatch logical structure is
ds1302
- 读DS1302时钟芯片数据,以十进制返回-Time clock chip DS1302 data to decimal return
vectors
- 实现十六进制十进制二进制和BCD之间的相互转换-Implementation hexadecimal decimal binary and BCD conversion between
123
- 代码运算类 汇编 多字节BCD码左移十进制一位(乘十)-Multi-byte BCD code to the left of a decimal (by ten)
2~10
- 基于7279的二十进制转换程序,C语言 基于7279的二十进制转换程序,C语言-Based on the 7279 Second decimal conversion process, C language
SingleclocksynchronousdesignmetricCNTR
- 用VHDL 设计的单时钟同步十进制可逆计数器的设计-VHDL design using a single clock synchronization decimal CNTR Design
pinlvji
- 用4位十进制计数器对用户输入时钟信号进行计数,计数间隔为1秒钟。计数满1秒钟后将计数值(即频率值)所存到4位寄存器中显示,并将计数器清0,在进行下一次计数。 频率计由三种模块组成:testctl为控制模块,由1Hz其准产生rst_cnt,load,cnt_en信号;cnt10为带清0及计数允许的十进制计数器;reg4b为四位寄存器。 -With four decimal counter input clock signal to the user to count, count one
plj
- 数字频率计是一种用来测试周期性变化信号工作频率的装置。其原理是在规定的单位时间(闸门时间)内,记录输入的脉冲的个数。我们可以通过改变记录脉冲的闸门时间来切换测频量程。本文利用EDA技术中的Max+plusⅡ作为开发工具,设计了基于FPGA的8位十进制频率计,并下载到在系统可编程实验板的EPF10K20TC144-4器件中测试实现了其功能。-Digital frequency meter is a kind of cyclical changes in the signal used to tes
teach10
- 8位十进制数字频率计 测量频率范围在1HZ—1MHZ之间-FPGA-based digital frequency meter super scope of measurement, the error is very small, containing detailed procedures
cnt10
- vhdl 十进制加法计数器设计 已经调试成功-decimal adder vhdl counter the success of design debugging
pinlvji
- 频率计VHDL编程。设计一个4位数字显示的十进制频率计,其测量范围为1MHz,测量值通过4个数码管显示以8421BCD码形式输出,可通过开关实现量程控制,量程分10kHz、100kHz、1MHz三档(最大读数分别为9.999kHz、99.99kHz、999.9kHz); 当输入信号的频率大于相应量程时,有溢出显示。 -Cymometer VHDL programming. Design of a 4-digit decimal display frequency, the measure