CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 周期结构

搜索资源列表

  1. 模型机的分析和设计.rar

    1下载:
  2. 通过对计算机的组织与结构的分析,综合运用所学计算机原理知识,设计并实现较为完整的计算机,即模型机。它可以完成一般计算机的最基础功能,具备16条基本指令,以及4种寻址方式等。并且,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到指令执行结束的一个指令周期全部由微指令组成的序列来完成,即一条机器指令对应一个微程序。设计过程包括四个部分:㈠模型机硬件组成分析;㈡指令系统设计;㈢微程序设计;㈣上机实现,示范程序。
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:
    • 文件大小:112.4kb
    • 提供者:
  1. ATmega128L

    0下载:
  2. ATmega128L单片机 数据手册 ATmega128L微控制器,它是采用低功耗COMS工艺生产的基于RISC结构的8位微控制器,是目前AVR系列中功能最强大的单片机。AVR核将32个工作寄存器和丰富的指令集联结在一起,所有的工作寄存器都与ALU直接相连,实现了在一个时钟周期内执行单条指令的同时访问两个独立寄存器的操作,具有良好的性价比。-ATmega128L SCM manual data ATmega128L microcontrollers, it is using low-p
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2008-10-13
    • 文件大小:2.78mb
    • 提供者:刘天
  1. PN-arraycheck

    0下载:
  2. 在QuartusII运用AHDL语言,首先设计出PN发生器来产生一个11位的数据流在整个周期内有效数据有 =2047位;再设计状态机用来检测串行数据流中的序列。运用两个个计数器分别对PN码计数以及序列出现的次数计数。改变PN码结构可以作为通用数列检测器
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:376.91kb
    • 提供者:戴振华
  1. 数据结构c描述习题集答案

    0下载:
  2. 减1计数器 一、设计要求 用Verilog HDL语言设计一个计数器。 要求计数器具有异步置位/复位功能,可以进行自增和自减计数,其计数周期为2^N(N为二进制位数)。 二、设计原理 输入/输出说明: d:异步置数数据输入; q:当前计数器数据输出; clock:时钟脉冲; count_en:计数器计数使能控制(1:计数/0:停止计数); updown:计数器进行自加/自减运算控制(1:自加/0:自减); load_d-a counter a reduction, design requirem
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:109.58kb
    • 提供者:tutu
  1. 智能卡技术

    0下载:
  2. 目录 第1章 智能卡概述  1.1 智能卡基础  1.1.1 什么是智能卡  1.1.2 智能卡的分类  1.1.3 IC卡与磁卡的比较  1.1.4 智能卡应用系统的构成要素  1.2 智能卡的用卡过程  1.2.1 智能卡的生存周期  1.2.2 智能卡的用卡过程  1.3 智能卡的安全性  1.3.1 威胁信息安全的因素  1.3.2 智能卡的安全技术  1.4 智能卡的国际标准  1.5 智能卡的应用概况与发展前景  1.5.1 欧美应用概况  1.5
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2010-05-14
    • 文件大小:11.52mb
    • 提供者:yifansdut
  1. mips_verilog.rar

    0下载:
  2. verilog语言实现的基于MIPS体系结构的微处理器程序,一个时钟周期执行一条指令。,verilog language MIPS-based microprocessor architecture, an implementation of a clock cycle instructions.
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-04
    • 文件大小:3.28kb
    • 提供者:kaka
  1. hanshufashengqi.rar

    0下载:
  2. 用单片机与DAC0832 构成的波形发生器,可产生方波、三角波、锯齿波、正弦波等多种波形,波形的周期可用程序改变,并可根据需要选择单极性输出或双极性输出,具有线路简单、结构紧凑、性能优越等特点。,Constitute a single chip with the DAC0832 using the waveform generator to generate square wave, triangle wave, sawtooth, sine wave, etc., the cycle wave
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:80.56kb
    • 提供者:hlhi
  1. CPU

    1下载:
  2. verilog编写CPU: 1. 哈佛存储器结构,大端格式; 2. 类MIPS精简指令集,支持子程序调用和软中断; 3. 实现了乘除法; 4. 五级流水线,工作频率可达80MHz(每个时钟周期一条指令,不计流水线冲突)。 -MIPS like CPU using verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-11-19
    • 文件大小:16.58kb
    • 提供者:yk
  1. 模型机的分析和设计

    0下载:
  2. 通过对计算机的组织与结构的分析,综合运用所学计算机原理知识,设计并实现较为完整的计算机,即模型机。它可以完成一般计算机的最基础功能,具备16条基本指令,以及4种寻址方式等。并且,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到指令执行结束的一个指令周期全部由微指令组成的序列来完成,即一条机器指令对应一个微程序。设计过程包括四个部分:㈠模型机硬件组成分析;㈡指令系统设计;㈢微程序设计;㈣上机实现,示范程序。- Through to the computer organi
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-11-09
    • 文件大小:112.66kb
    • 提供者:谈明文
  1. P89LPC935_AD

    0下载:
  2. 。P89LPC933/934/935采用了高性能的处理器结构,指令执行时间只需2到4个时钟周期。6倍于标准80C51器件。P89LPC933/934/935集成了许多系统级的功能,这样可大大减少元件的数目和电路板面积并降低系统的成本。 本文将以P89LPC935为例,与各位一起探讨其AD功能的使用。-. P89LPC933/934/935 use of high-performance processor architecture, instruction execution time on
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:300.49kb
    • 提供者:xj
  1. CPLD

    0下载:
  2. 项目的研究内容是对硅微谐振式加速度计的数据采集电路开展研究工作。硅微谐振式加速度计敏感结构输出的是两路差分的频率信号,因此硅微谐振式加速度计数据采集电路完成的主要任务是测出两路频率信号的差值。测量要求是:实现10ms内对中心谐振频率为20kHz、标度因数为100Hz/g、量程为±50g、分辨率为1mg的硅微谐振式加速度计输出的频率信号的测量,等效测量误差为±1mg。电路的控制核心为单片机,具有串行接口以便将测量结果传送给PC机从而分析、保存测量结果。 按研究内容设计了软硬件。软件采用多周期同
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-26
    • 文件大小:400.24kb
    • 提供者:tancm
  1. DES_IP

    0下载:
  2. 有效的改进3-DES算法的执行速度,采用了多级流水线技术,设计了一种高速的硬件结构,使得原来需要48个时钟周期才能完成的运算,现在只需要一个时钟周期就可以完成。另外通过增加输入/输出的控制信号。使得该IP可以方便的集成到SOC中,大大缩短了SOC的设计周期。-Effective 3-DES algorithm to improve the implementation of speed, multi-stage pipeline technology, designed a high-speed
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:22.87kb
    • 提供者:charity
  1. STC89C58RD

    0下载:
  2. STC12C5410 系列单片机是单时钟/ 机器周期(1T)的兼容8051 内核单片机,是高速/ 低功耗的新一代 8051 单片机,全新的流水线/ 精简指令集结构,内部集成MAX810 专用复位电路 -STC12C5410 Series Single-chip is a single clock/machine cycle (1T) core 8051 compatible microcontroller, are high-speed/low power a new generatio
  3. 所属分类:SCM

    • 发布日期:2017-05-01
    • 文件大小:961.63kb
    • 提供者:backoff
  1. atmega8l

    0下载:
  2. atmega8详细资料产品特性 • 高性能、低功耗的 8 位AVR® 微处理器 • 先进的RISC 结构 – 130 条指令 – 大多数指令执行时间为单个时钟周期-atmega8 Details Product Features • High-performance, low power 8-bit AVR ® microcontroller • Advanced RISC structure- 130 instruction
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-05-10
    • 文件大小:2.05mb
    • 提供者:吴正良
  1. simpleCPUdesign

    0下载:
  2. 本文档介绍了一个简单的单周期CPU,和流水线CPU的实现过程。 这是我们完成伯克利大学EECS系计算机系统结构课程的实验文档,实验信息见http://www-inst.eecs.berkeley.edu/~cs152/fa05/-This document describes a simple single-cycle CPU, and CPU pipeline implementation process. This is the complete Berkeley EECS Departme
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:443.23kb
    • 提供者:Matgek
  1. dfjeijfoejo

    0下载:
  2. 单片机波形发生器的设计, 本次课程设计使用的 8051 单片机构成的发生器可产生方波、三角波、锯齿波、正弦波等多种波形,波形的周期可以用程序改变,并可根据需要选择单极性输出或双极性输出,具有线路简单、结构紧凑、价格低廉、性能优越等优点。在本设计的基础上,加上键盘控制和LED显示器,则可通过键盘设定所需要的波形频率,并在LED上显示。-SCM waveform generator design, curriculum design used in this 8051 composition can
  3. 所属分类:SCM

    • 发布日期:2017-04-08
    • 文件大小:13.95kb
    • 提供者:henry
  1. dual_port_RAM

    0下载:
  2. 可靠性的设计应用硬件连线保证握手。 以MCU+IDT7132+PC结构为例子: IDT7132两侧的BUSY线分别接到MCU的INT0中断上和PC总线的A10脚(IO-CH-RDY)上,作为MCU和计算机同时读写IDT7132 的同一个地址单元时的“忙闲”状态线。当两侧访问不同的地址单元时,BUSY线无效,两侧操作互不影响。当两侧“几乎同时”访问同一个单元时,按IDT7132的总线仲裁逻辑,对两侧的片选信号和地址信号之一到达时间间隔只要大于5ns,就能对先到达的一侧提供
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:95.17kb
    • 提供者:wang
  1. COS-ii-C51

    0下载:
  2. μC/OS-II在C8051F上的移植 2007-9-5 14:17:36 收藏 | 打印 | 投票(15) | 评论(0) | 阅读(11758) ◇字体:[大 中 小]在嵌入式应用中,使用RTOS的最主要原因是提高系统的可靠性,其次是提高开发效率、缩短开发周期。μC/OS-II 是一个基于优先级的抢占式实时内核,支持56 个用户任务,90 的代码使用标准的ANSI C语言书写,程序可读性强,移植性好,代码可固化,可裁剪,非常灵活。C8051F是美国Cygnal公司生产的与51系列兼容的微控制
  3. 所属分类:SCM

    • 发布日期:2017-04-13
    • 文件大小:3.49kb
    • 提供者:张英博
  1. CPU-tool-chain-design

    0下载:
  2. 摘要:EDA技术的成熟和进步,缩短了微处理器硬件设计和综合的周期。同时,开发工具链设计的自动化,已成了高效率、高质量嵌入式微处理器设计的重要内容。本文提出了采用体系结构描述语言(ADL)实现微处理器开发工具链自动设计的有效方法。针对ADL描述流水线的局限性,进行了扩展改进,因而使改进后的ADL能用来直接描述流水线。新方法在CK幸CORE开发工具链设计中的应用表明,比用GNU工具链功效有了显著提高。-Abstract: EDA technologies mature and progress, r
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-03-26
    • 文件大小:383.09kb
    • 提供者:李立
  1. ATmage32

    0下载:
  2. ATmega32是基于增强的AVR RISC结构的低功耗8 位CMOS微控制器。由于其先进的指 令集以及单时钟周期指令执行时间,ATmega32 的数据吞吐率高达1 MIPS/MHz,从而可 以缓减系统在功耗和处理速度之间的矛盾。-ATmega32 AVR RISC-based structure of the enhanced low-power CMOS 8-bit micro-controller. Because of its advanced set of instructio
  3. 所属分类:SCM

    • 发布日期:2017-05-10
    • 文件大小:2.14mb
    • 提供者:吴钟海
« 12 »
搜珍网 www.dssz.com