搜索资源列表
Ccs_experiment
- CCS调试实验文件夹下共有9个文件夹,使用时先将以下所有文件夹拷贝到ti\\myprojects下。 一、Hello1 CCS使用实验 二、Volume1 CCS使用实验 三、chenfa 小数乘法实验 四、chufa 小数除法实验 五、Diir IIR滤波器实验 六、Fir FIR滤波器实验 七、Fft0 ffT程序实验 八、Sinbo 信号产生实验 九、LMS 自适应滤波器实验 -CCS debugging experimental folde
float_data_multiple_use_fixed_
- 采用fpga做小数运算的程序,使用了三级流水线技术,这是学习流水线和定点小数乘法很好的例子!,a program of float multiply, using 3-stage pipeline technology
CalculatingMachine
- 51单片机设计的计算器,暂时可以进行小数加法哈乘法。-51 single-chip design of the calculator, can temporarily add a small number of multiplicative Kazakhstan.
etd-0407109-183702-81-001[1]
- 文章介绍了YUV向RGB颜色空间转换的硬件电路实现算法.在高基乘法算法基础上,建立了参数化高基乘法算法模型,并给出了Verilog HDL描述 小数乘法的整数乘法近似和近似误差给予了详细的讨论.采用乘法单元复用的设计结果将在两个时钟周期内完成YUV向RGB的颜色空间转换.-This paper introduces the YUV to RGB color space conversion hardware algorithm. Matrix multiplication algorithm i
DSP-double-multiplication
- dsp的双精度小数乘法 本实验是使用汇编语言的-DSP double fractions of this experiment is using multiplication assembly language
dsp_xiyiz
- 本程序是在5416平台上完成的小数的乘法与累加运算,包括整数的乘累加、小数的乘累加。另外对常用的指令的寻址方式做了详细说明。可以做为学习DSP一个非常典型的例程。 -The routine was completed based on Tms320VC5416 , aimed to mutiply and add between float or integer numbers. In addition ,the instructions were describled in detail
Multiply-accumulate-process-dsp
- TMS320系列中dsp乘法累加程序, 本程序是在DSP平台上完成的小数的乘法与累加运算,本人自行编译亲测-Multiply-accumulate process
Ex3_4
- 两个16位整数相乘,乘积总是“向左增长”,这意味着多次相乘后乘积将会很快超出定点器件的数据范围。而且要将32位乘积保存到数据存储器,就要开销2个机器周期以及2个字的程序和RAM单元;并且,由于乘法器都是16位相乘,因此很难在后续的递推运算中,将32位乘积作为乘法器的输入。然而,小数相乘,乘积总是“向右增长”,这就使得超出定点器件数据范围的是我们不太感兴趣的部分。在小数乘法下,既可以存储32位乘积,也可以存储高16位乘积,这就允许用较少的资源保存结果,也便于用于递推运算中。这就是为什么定点DSP芯
newCount
- 1.所有已知错误除大数乘法外皆解决 2.添加按键音 3.解决老版本缓冲区清空问题 4.添加类似windows计算器的/=功能(即自身作为第二个操作数) 5.目前小数仅保留4位以内-1. All known bugs are solved outside except multiply large numbers 2. Add the key tone 3. Solve the problem the old version of the buffer empty 4.
有符号小数乘法器
- 改进的verilog乘法器,改进了此项乘法,更利于在硬件中的使用(introduce this funcation in this code.)