CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 数字信号发生器

搜索资源列表

  1. FPGADDS

    0下载:
  2. 基于FPGA的DDS信号发生器的简单实现。DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。 -FPGA-based signal generator DDS simple to achieve. DDS (direct digital synthesis) is a rapidly in recent years developed a new method of frequency sy
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:9898
    • 提供者:洪利平
  1. Lowfrequencydigitalphasetester

    0下载:
  2. 低频数字式相位测试仪,本设计给出了以凌阳16位单片机Spce061A为核心的数字式相位测量的基本原理与实现方案。该系统由相位测量仪、数字式移相信号发生器和移相网络三个模块构成,分别由两块单片机独立地实现控制与显示功能。采用DDS技术生成两路正弦波信号,并通过改变存储器中数据读取的起始地址来实现数字移相的功能,用Ф-T变换技术来实现相位差的测量,使得测量分辨率精确到0.1º ,测得的频率与相位差值送入LCD进行显示,加入红外键盘以及语音播报的功能,使得系统具有智能化、人性化的特色。-Low
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:269645
    • 提供者:shiyan
  1. test41a

    0下载:
  2. 锯齿波信号发生器 函数信号源采用数字存储方式存储一到几个周期,再用时间计数,循环执行的方法实现函数信号的连续输出 -Sawtooth signal generator function signal source using a digital storage means to store some cycle, then the time counting, the method of implementation cycle of the implementation of the
  3. 所属分类:SCM

    • 发布日期:2017-04-26
    • 文件大小:9504
    • 提供者:ran
  1. 67506256DDS

    0下载:
  2. 基于FPGA 的直接数字频率合成信号发生器(DDS)设计-FPGA-based direct digital synthesizer signal generator (DDS) design. Pdf
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-11
    • 文件大小:2219859
    • 提供者:123
  1. VHDL

    0下载:
  2. 包括用用VHDL语言编写的DDS,FIFO,交通控制灯,数字电压计,信号发生器的源码,希望能帮到大家-Including the use of VHDL language with the DDS, FIFO, traffic control lights, digital voltage, the signal generator of the source, I hope to help you
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:69994
    • 提供者:link
  1. ddsdds

    0下载:
  2. 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号 (2009-01-04, VHDL, 99KB, 9次) -hgfhtht rrgtsrt rthg rgrswt sgethwrathwtHY TSRTTHSRH
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:568490
    • 提供者:nbonwenli
  1. zju-61MCU-code

    0下载:
  2. 本文件夹包含浙江大学信电系暑期电子设计培训时以及校赛时的几个项目的代码,包括波形发生器,集成运算放大器,简易数字显示声音信号采集测量仪的设计,数码管红外遥控显示,温度测量PWM模拟控制LED等。采用的单片机为凌阳SP061A单片机。-This folder contains a letter, Zhejiang University, Department of Electrical Electronic Design training in the summer and school even
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:723762
    • 提供者:金心宇
  1. 2

    0下载:
  2. 实现信号函数发生器,可以用示波器显示其波形,如果是数字示波器,我们还可以从中读出其周期-To achieve the signal function generator, you can use the oscilloscope display its waveform, if it is digital oscilloscope, we can also learn to read out his cycle of
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-10
    • 文件大小:1445
    • 提供者:hhf
  1. hdb

    0下载:
  2. 数字基带信号的传输是数字通信系统的重要组成部分。在数字通信中,有些场合可不经过载波调制和解调过程,而对基带信号进行直接传输。采用AMI码的信号交替反转,有可能出现四连零现象,这不利于接收端的定时信号提取。而HDB3码因其无直流成份、低频成份少和连0个数最多不超过三个等特点,而对定时信号的恢复十分有利,并已成为CCITT协会推荐使用的基带传输码型之一。为此,本文利用VHDL语言对数据传输系统中的HDB3编码器进行了设计。 基于达到达到达到的信号发生器的源程序-Digital baseband
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:2925
    • 提供者:成风
  1. DDS

    0下载:
  2. 直接数字信号源的源代码和发生器的设计报告-Direct digital signal source code and design report
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:201326
    • 提供者:zhaowei
  1. scm_match

    0下载:
  2. 数字频率计的设计 1、设计正弦信号发生器,峰-峰值固定4V,频率范围1HZ~10KHZ可变 2、测量并LCD(或者数码管)数显正弦信号的频率,频率相对误差控制在1 -The design of a digital frequency meter, design sinusoidal signal generator, Peak- Peak fixed 4V, the frequency range 1HZ ~ 10KHZ Variable 2, measurement an
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-09
    • 文件大小:548582
    • 提供者:罗永
  1. dds

    0下载:
  2. 基于dds的数字移相信号发生器源码电子自动化eda设计源码 。电子设计自动化,EDA-Dds-based digital phase shifting generator source electronic design automation eda source. Electronic design automation, EDA
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-24
    • 文件大小:46551
    • 提供者:eric
  1. dds

    1下载:
  2. 本设计使用8051单片机ip核,并用VHDL语言设计DDS的各功能模块,利用顶层设计的思想组合成DDS(直接数字频率综合)函数信号发生器,并与单片机ip核的I/O口相连。编译完下载到可编程逻辑器件中(FPGA),实现相应的功能。该设计中使用的是LCD2004液晶显示。-dds
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:2347
    • 提供者:kelas
  1. AD50

    0下载:
  2. AD50C语音通信模块 该系统首先将模拟信号(实验时可以由信号发生器产生),经过一个或多个硬件滤波器,或其他的信号预处理,到达AD,结果AD转换成数字信号,传输到DSP,DSP对这个信号进行采集、处理、分析,如果有必要再经过DA,转换成模拟信号输出-AD50C voice communication module,The system first analog signals (experiment can be generated by the signal generator), thr
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:579577
    • 提供者:刘华
  1. vhdlcoder

    1下载:
  2. 本文件夹包含了16个VHDL 编程实例,仅供读者编程时学习参考。 一、四位可预置75MHz -BCD码(加/减)计数显示器(ADD-SUB)。 二、指示灯循环显示器(LED-CIRCLE) 三、七人表决器vote7 四、格雷码变换器graytobin 五、1位BCD码加法器bcdadder 六、四位全加器adder4 七、英语字母显示电路 alpher 八、74LS160计数器74ls160 九、可变步长加减计数器 multicount 十、可
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:59211
    • 提供者:李磊
  1. dfefe.doc

    0下载:
  2. 该高频正弦信号发生器基于直接数字频率合成(DDS)和数字锁相环技术(DPLL),以微控制器(MCU)和现场可编程逻辑门阵列(FPGA)为核心,辅以必要的外围电路设计而成。系统主要由正弦信号发生、红外遥控、高速模数(A/D)-数模(D/A)转换、信号调制和后级处理等模块组成。-The high-frequency sinusoidal signal generator based on Direct Digital Synthesis (DDS) and digital PLL (DPLL), a
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:244018
    • 提供者:henry
  1. vhdl2

    0下载:
  2. vhdl语言正弦信号发生器设计,传统的用分立元件或通用数字电路元件设计电子线路的方法设计周期长,花费大, 可移植性差。本文以正弦波发生器为例,利用EDA 技术设计电路,侧重叙述了用VHDL 来完 成直接数字合成器(DDS) 的设计,DDS 由相位累加器和正弦ROM 查找表两个功能块组成,其 中ROM查找表由兆功能模块LPM-ROM来实现。-The traditional use of discrete components or general purpose digital cir
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:94354
    • 提供者:枫蓝
  1. Code

    0下载:
  2. 设计一个正弦信号发生器,使用凌阳公司的16位单片机SPCE061A作为中央控制器,结合DDS芯片AD9850,产生0~15MHz频率可调的正弦信号,正弦信号频率设定值可断电保存;使用宽频放大技术,在50Ω负载电阻上使1K~10MHz范围内的正弦信号输出电压幅度VP-P=6V±1V;产生载波频率可设定的FM和AM信号;调制信号为1KHz的正弦波,调制信号的产生采用DDS技术,由CPLD和Flash ROM加上DAC进行直接数字合成;二进制基带序列码由CPLD产生,在100KHz固定载波频率下进行数
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:29227
    • 提供者:王金
  1. Arbitrary-Waveform-Generator

    0下载:
  2. 数字波形信号发生器是利用DSP芯片,通过软件编程和D/A转换来产生所需要的信号波形的一种方法。在通信、仪器和控制等领域的信号处理系统中,经常会用到各种数字波形发生器。-Digital waveform generator is the use of DSP chips, software programming and D/A converter to produce the desired signal waveform methods. In communications, instrume
  3. 所属分类:DSP program

    • 发布日期:2017-03-27
    • 文件大小:6155
    • 提供者:陆志光
  1. mydds

    0下载:
  2. 统利用单片机89C52与CPLD(EPM7128SLC84-15) 结合,采用DDFS(直接频率数字频率合成)技术,辅以必要的模拟电路,构成一个波形稳定、精度较高的信号发生器。单片机控制频率、幅度步进,LCD实时显示相关信息,CPLD集成了-System using 89C52 microcontroller with CPLD (EPM7128SLC84-15) combined with DDFS (direct digital synthesis frequency) technology
  3. 所属分类:SCM

    • 发布日期:2017-04-09
    • 文件大小:1802458
    • 提供者:吴伟
« 1 2 3 45 6 7 »
搜珍网 www.dssz.com