搜索资源列表
Lab4
- 该实验室会议的目的是要实现一个可配置的FM-AM数字调制器的数据通路。它是由一个CIC内插滤波器及可配置的FM-AM块。调制器信号以48kHz被取样,并且由CIC内插滤波器的装置内插高达96MHz的。在FM-AM配置块适用于96 MHz的时钟-The aim of this laboratory session is to implement the data-path of a configurable FM-AM digital modulator. It is composed of
shishi-clock
- 单片机实现数字实时时钟,由数码管显示时钟,包含工程所有文件-MCU digital real-time clock, the digital display clock, contains all project documents
Proportional-voltage-converter--
- === === === === === === === === === === === 3. 比例电压变换器 要求:利用A/D和D/A实现将A/D的输入电压反向变换的功能,即A/D的输入电压 从0-5V变化时,D/A的输出电压相应的从+5V-0V变化。 控制功能:将仿真试验箱上的电位器W1产生0-5V电压输入到ADC0809的通道0。 利用74LS393将4MHz晶振产生的脉冲信号八分频后做为ADC0809的时钟信号 使用的主要元器件:8031、6
digital_clock
- 这是一份CCS项目,用于在TI MSP430G2553单片机配合G2pad实现数字钟功能。包含时钟,万年历,设置时间、日期,12/24小时制转换、最多五个闹钟以及环境温度检测显示的功能。-This is a CCS projects, for microcontroller with TI MSP430G2553 G2pad digital clock function. Contains a clock, calendar, set the time, date, 12/24 hour con
12864-electronic-calendar
- 黄历电子智能时钟程序,电子万年历,大数字显示时间 能显示农历、温度和设置闹铃 有整点报时功能红外遥控和按键都能设置时间和闹铃-Almanac intelligent electronic clock procedures, electronic calendar, large digital display time can display lunar calendar, temperature and alarm settings there is the whole point time
clock
- 用VHDL 语言设计数字钟,实现在数码管上显示分钟和秒,并且可以手动调节分钟, 实现分钟的增或者减。该设计包括以下几个部分: (1)分频电路的设计,产生1Hz 的时钟信号,作为秒计时脉冲; (2)手动调节电路,包括“时增”“时减”“分增”“分减”。 (3)时分秒计时电路。 (4)7 段数码管显示电路。 将 SW1 和SW2 初始状态均置为高电平。拨动开关SW1 到低,分钟进行加计数,秒停 止计数,当计数到59 时,从00 开始重新加计数,将SW1 拨动到高时,在当前状
answer4
- 数字式竞赛抢答器 设计一个可容纳四组参赛者同时抢答的数字抢答器 1.能判断第一抢答者并报警指示抢答成功,其他组抢答均无效 2.设计倒计时时钟,若提前抢答则对相应的抢答组发出警报-Digital Race Responder Design a can hold four groups of participants at the same time answering the digital answering machine 1. To determine the firs
led
- led灯闪烁他可以很快的使用中断系统时钟,来控制LED灯的山灭,此功能还能够控制数码管的显示数字-led lampe blink
Digital-tube-display-clock
- 通过本例程了解 DS1302时钟芯片的基本原理和使用 ,理解并掌握DS1302时钟芯片,驱动程序的编写以及实现数字字符在数码管中的显示 -Through this routine to understand the basic principles and use of the DS1302 clock chip, understand and master the DS1302 clock chip, driver programming and the realization of di
chuanzhuanbing1
- 基于STC12C5A60S2单片机的串转并1. 用74LS164扩展8个输出口,74LS164的8位输出接一个8段数码管,在数码管上循环显示0到9十个数字,采用定时器定时1秒钟,每秒种数字变化一次。单片机采P3.0作为数据引脚,P3.1作为时钟输出引脚,要求单片机采用两种方法实现对74LS164的控制: (1)将P3.0和P3.1作为普通IO口使用,按照74LS164数据手册要求的时序输出数据-Based on STC12C5A60S2 Single Chip Microcomputer
chuanzhuanbing2
- 基于STC12C5A60S2单片机的串转并2. 利用74LS164扩展8个输出口,74LS164的8位输出接一个8段数码管,在数码管上循环显示0到9十个数字,采用定时器定时1秒钟,每秒种数字变化一次。单片机采P3.0作为数据引脚,P3.1作为时钟输出引脚,要求单片机采用两种方法实现对74LS164的控制: (2)将P3.0和P3.1作为单片机的串口输出引脚,采用同步串口方式控制74LS164。-Based on STC12C5A60S2 Single Chip Microcomputer
clock
- 一个简易的数字钟,可以根据输入的时钟频率来计时-A simple digital clock can be clocked based on the input clock frequency
shuzizhong1
- 数字钟包含时分秒计时,还有时钟和分钟的校正,同时还能显示日期。(Digital clock contains a time when every minute, and the clock and the minute correction, but also display the date.)
单片机实验一
- 实用数字万年历设计:该系统的设计电路是以 AT89S52 单片机为核心控制器,其外围电路主要包括时钟模块,键盘模块,液晶模块, 闹钟模块和与PC 机通信模块等。这种电子时钟不仅具有了一般电子时钟的基本功能,并且具有以下功能:闹 钟时间设置,闹钟音乐选择,显示年月日与星期,显示农历,通过PC 机在Internet 上同步时间,与PC 通信时 PC 机上会显示友好界面等一系列功能。整个系统使用单片机C51 语言进行编程,PC 机上的通信界面有VB 编 程,实现其设计的各种功能。(Practical
frequency(PA0)
- 频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为1秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则没测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。本文数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波,方波或其它周期性变化的信号。如配以适当的传感器,可以对多种物理量进行测试,比如机械振动的频率,转速,声音的频率以及
dac8411
- DAC8311(14-bit)和DAC8411(16位)设备低功耗,单通道、电压输出数模转换器(DAC)。他们提供优秀的线性和最小化干扰code-to-code瞬态电压而在pin-compatible家庭提供一个简便的升级途径。所有设备使用一个多才多艺,电话串行接口在50 MHz时钟频率和与标准SPI兼容,QSPI,导电带,数字信号处理器(DSP)的接口。(The DAC8311 (14-bit) and DAC8411 (16-bit) devices are low-power, singl
NixieTube
- STM8s点这共阴数码管,实现数字跳动0-9 Nixie tube 数据管 |--src 源代码 |---| |--HAL 硬件逻辑层: 与硬件相关(GPIO配置与初始化,时钟的配置与初始化) |--FML 功能封装层: LED的开关功能函数(调用HAL层) |--APL 应用程序层: LED的闪烁等逻辑,调用FML层功能 | |--inc 包含文件 | |--System 系统头文件 |--other
yuanma
- 介绍了fpga开发的的数个工程源码,包括按键,时钟,AD/DA,VGA,数字示波器等(Introduced FPGA development of several engineering source code, including buttons, clock, AD/DA, VGA, digital oscilloscope, etc.)
新建文本文档
- led数码管驱动,按键扫描驱动共阴LED数码屏做时钟显示,可由按键控制时钟暂停,开始,停止以及显示0-9数字(LED digital tube driver, button scan drive, a total of Yin LED digital screen to do clock display)
baduanshumaguan
- 用VHDL语言设计并实现一电路,其功能是8个数码管分别显示数字0-7。首先是数码管0显示0,其他数码管不显示;然后是数码管1显示1,其他数码管不显示;依此类推,数码管7显示完后再显示数码管0,这样循环下去。(提示:数字0-7的循环可以使用8进制计数器对1Hz的时钟信号进行计数得到,计数器的输出送到BCD到七段数码管的译码器,由其驱动数码管显示相应的数字。)(Using VHDL language to design and implement a circuit, its function is