搜索资源列表
duolushujucaijiyuchuanshu
- 数据采集系统作为沟通模拟域与数字域的必不可少的桥梁有着非常重要的作用。本文介绍的重点是数据采集系统。数据采集与通信控制采用了模块化的设计,数据采集与通信控制采用了单片机8051来实现,硬件部分是以单片机为核心,还包括模-数转换模块,显示模块,和串行接口部分,还有一些简单的外围电路。8路被测电压通过通用ADC0809模-数转换,实现对采集到的数据进行模拟量到数字量的转换,由单片机对数据进行处理,用LCD显示模块来显示所采集的结果,并将数据通过串行口传输到PC机上,MCU与 PC机间的电平匹配采用M
Fingerprint_Identify
- 本项目名称是:基于FPGA的指纹识别模块设计。 主要内容为:本模块采用xilinx公司的Spartan 3E系列XC3S500E 型FPGA作为核心控制芯片,通过富士通公司的MFS300滑动式电容指纹传感器对指纹图象进行提取,然后对提取的指纹图像进行灰度滤波、图像增强、二值化、二值去噪、细化等预处理,得到清晰的指纹图象,再从清晰的指纹图象中提取指纹特征点,存入外部FLASH作为建档模板。指纹比对时,采用同样的方法获得清晰的指纹图像,建立比对模板,然后将比对模板与建档模板利用点模式匹配
SPI
- LPC23XX SPI 驱动,本驱动匹配所有NXP模块-LPC23XX SPI driver
2046matchedfilter
- 2046点匹配滤波器,附带C/A码生成模块一个-2046 points, matched filter, with C/A code generation module 1
my_kmp_matching
- KMP算法的Verilog HDL实现,模式串从模块的外部输入,计算next函数,然后进行KMP匹配。有仿真。环境为Quartus II 8.0 Web Edition。-Verilog HDL implementation KMP algorithm, pattern string from the module' s external input, calculate next function, then KMP matching. A simulation. Environment
lock-and-lcd
- 基于博创实验箱UP-CUP-FPGA2C35-Ⅱ和Verilog HDL硬件描述语言,分为按键输入模块、LED指示灯模块及LCD显示模块,采用按键BTN1、BTN2作为输入端输入四位密码与事先设定的密码进行匹配,由D1、D2、D3、D4四盏LED灯来指示输入密码的位数。开机时,LCD显示“HELLO! WELCOME!Enter the code:当”,密码输入正确时,LED灯D7亮,同时在实验箱LCD显示屏上显示字符串“Good! Well done!you are right!!!”,当密码
QQPSSK_SimullP
- QPSK的Matlab/Simulink的调制解调仿真系统,给出接收信号眼图及系系统仿真误码率,包含载波恢复,匹配滤波,定时恢复等重要模块,帮助理解QPSK的系统 -QPSK modulation and demodulation of Matlab/Simulink simulation system, given the received signal eye diagram and other system simulation error rate, including carrie
SFG_R30X
- SFG_R30X指纹模块代码 可以实现指纹录入,指纹搜索,指纹匹配等功能-SFG_R30X fingerprint module code fingerprint enrollment, fingerprint search, fingerprint matching can be achieved
stm_32_nrf24l01_
- nrf2401无线模块,stm32程序实现了数据双向通信,被遥控端一次发送四个数据同时接收一个数据,遥控端一次接收四个数据,同时发送一个数据。完全匹配,可以串口助手调试程序。-nRF2401 wireless module STM32 program to achieve a two-way data communication, the remote end to send four data while receiving a data remote end receives four da
zuixuan
- 其原理很简单,就是MSP430F14x系列单片机Timer A模块有一个比较/匹配功能,利用这一功能可以输出任意频率、任意占空比的方波,把这些方波输给蜂鸣器就可以播放了。当然要让蜂鸣器播放《最炫民族风》,最大的挑战是写C语言版的“乐谱”。所幸小时候学过五六年的小提琴,再加上物理竞赛的背景,因而对于乐谱、乐理、音频、节奏等等关键概念都略懂一二。废话不多说了,直接上源代码: -The principle is very simple, is MSP430F14x Series MCU T
guotianxiang12864
- 郭天祥视频教程12864模块例程,完全匹配TX-1C操作-Debates Video Tutorials 12864 module routines, perfectly matched TX-1C Operation
i2c_slave
- 使用verilog语言实现I2C Slave功能模块,带有地址匹配和8位寄存器和8位数据读写。-verilog HDL I2C Slave function module with address matching and eight 8-bit data registers and write.
cc1100x
- MSP430F2132驱动CC1100无线模块,收发程序都有,主机发送开启或者关闭命令到从机,然后从机通过匹配得出结果去控制继电器,另外通过串口将接收到的命令发送至PC机以便用户查看。亲测整个程序能够运行-MSP430F2132 CC1100 wireless driver module, transceiver procedures are, the host sends a command to turn on or off from the machine, and then from m
NRF24L01
- nrf24l01实现一对六数据传输,在使用时,各模块需要将频率统一,接收与发送地址匹配。-NRF24L01 realize the transmission of data in six, when in use, the frequency of each module needs to unify, receiving and sending address matching.
SmartSocket
- 本系统分为手动设置和无线接收两部分,采用从机蓝牙无线接收模块,匹配接收其他蓝牙主机发送的命令,实现定时、开关灯等功能;具有温度检测、设置、报警功能;定时、上限温度可以手动设置。-From the Bluetooth wireless receiving module, matched receiving other Bluetooth host to send commands, to achieve timing, light switch and other functions with
VGA_disp
- clk divid 模块为分频电路,对50MHz 系统时钟进行分频产生50M/7Hz 的像素时钟。VGA control 模块为VGA 显示控制电路模块,在像素时钟的驱动下首先产生行频信号,而后对行频信号进行分频产生58Hz 场频信号。由于VS 与HS 信号具有严格的时序匹配,即VS 信号必须为HS 信号的整数倍,以保证在场频信号有效期间,能够完整数行的扫描,本设计利用对行频信号进行计数分频来产生场频信号。-Clk divid module for the frequency circuit,
DM430-L
- DM430-L是MSP430单片机最小系统板,板载USB型BSL下载器,RS232通信模块,12864液晶接口,同时支持JTAG调试,可匹配市场上的各种JTAG调试器。-DM430- L is MSP430 single chip microcomputer minimum system board, board type USB BSL downloader, RS232 communication module, 12864 LCD interface, at the same time s
STM32单片机车牌识别摄像头图像识别系统设计
- 本系统有STM32F103RCT6单片机核心板、2.8寸TFT液晶屏显示、摄像头图像采集OV7670、RC-522 RFID模块蜂鸣器、LED电路组成。 1、stm32单片机通过摄像头采集图像,并实时驱动TFT液晶屏显示相应图像。 2、stm32单片机通过模式识别、匹配货的车牌的识别结果,并在屏幕上进行显示。 3、识别主要过程包括图像采集、二值化分析、识别车牌区域、字符分割、字符匹配五个过程。 4、RFID刷卡识别车辆或行人,LED和蜂鸣器指示。控制相对应的LED灯。 5、车牌锁定后与