搜索资源列表
FPGAdigitaltimer
- 本设计要实现一个具有预置数的数字钟的设计,具体要求如下: 1. 正确显示年、月、日 2. 正确显示时、分、秒 3. 具有校时,整点报时和秒表功能 4. 进行系统模拟仿真和下载编程实验,验证系统的正确性 -designed to achieve this with a number of preset clock design, and specific requirements are as follows : 1. Display correctly, , 2. d
scproj
- 单片机工程,含DS18B20测温,能闹铃秒表时钟等的Keil、C51、Proteus仿真
99sClockQQ64134703
- QQ64134703毕业设计 基于AT89C51,用PROTEUS仿真实现的能计时99S的秒表。
wtut_vhd
- 有关秒表的设计,很详细,包括测试文档,已经通过仿真。可供参考
wtut_ver
- verilog HDL语言编写的数字秒表,仿真已经通过,可供参考
三菱单片机实验一
- 1.熟悉硬件仿真工具KD30的使用。 2.修改样本程序 SAMP1a,使无论在计数或停止计数时,按 SW3 均对计数值清零,并停止计数。 3.编制一个秒表程序, 测试精度为0.1秒,按 SW1键启动计数,再按一次 SW1键停止计数。任何时候按 SW3 键停止计数,并对计数值清零。 4.按 SW1键后, 以 0.1 秒为单位开始计数,再按一次 SW1 键停止计数。若按 SW1 键时间超过2秒,则计数值清零,回到初始状态。-1. Familiar with the hardware simulati
EDAreport
- 用VHDL实现秒表功能,即使时间为60分钟,实验报告格式,代码在文档最后。仿真软件使用quartus2-Using VHDL stopwatch function, even if the time is 60 minutes, the test report form, the code at the end of the document. Simulation software use quartus2
watch
- 基于verilog-HDL的电子秒表电路,采用quartusII72编译仿真,经下载测试通过。-Verilog-HDL-based electronic stopwatch circuit simulation using quartusII72 compiled by downloading the test.
run_watch
- 提供一个数字秒表的EDA设计实例,内故有VHDL源代码,并有运行仿真图。-To provide a digital stopwatch the EDA design example, it is within the VHDL source code, and run the simulation of Fig.
dianzimiaobiao
- 单片机KEIL和proteus仿真,实现简易电子秒表-KEIL and proteus simulation single-chip, the realization of simple electronic stopwatch
Stopwatch-program-based-on-single-chip
- 基于单片机的秒表程序(已经仿真实现)keil仿真通过了-MCU-based stopwatch program (already Simulation) keil simulation adopted
13022
- 数字时钟 能够实现报警功能以及秒表功能 有Proteus仿真 比较齐全-shuzishizhong
3
- 】文章介绍了用于体育比赛的数字秒表的VHDL 设计, 并基于FPGA 在MAXPLUS2 软件下, 采用ALTRA 公司FLEX10K 系列的EPF10K10LC84- 4 芯片进行了计算机仿真-】 This article introduces digital stopwatch for sports competition in the VHDL design and FPGA-based software in MAXPLUS2, using ALTRA company FLEX10K
time
- 电子钟 带proteus仿真 能够实现闹钟和秒表功能的-Proteus simulation clock with alarm and stopwatch functions to achieve the
stopwatch3
- 基于C51单片机的跑秒表,通过KEIL开发环境编译,软仿真可以实现-this is stopwatch for C51,i think it is ok.............
Digital-stopwatch-design
- 数字秒表的设计报告,用VHDL语言编写程序,实现分析讨论中各种功能,分别进行编译并生成相应的模块,然后将这些模块连接起来形成电路图,并进行编译、仿真。-Digital stopwatch design reports, using VHDL language programming, analysis and discussion of various functions to achieve, respectively, to compile and generate the correspo
Electronic-stopwatch
- 基于51单片机电子秒表仿真 keil工程文件-Based on 51 single-chip electronic stopwatch simulation keil project file
122
- 单片机AVR交通灯带秒表仿真电路图和C程序,-AVR microcontroller circuit simulation traffic lights with a stopwatch and a C program,
time
- 单片机程序,数字时钟,时分秒均可调节,可一键暂停或启动或复位,带dsn设计图,可直接仿真。(Microcontroller programming, digital clock, minutes and seconds can be adjusted, can be a key to start or pause or reset, with dsn design, direct simulation.)
miaobiao
- 秒表数码管实现,通过仿真验证,已下载到板子验证(The realization of the stopwatch digital tube)