搜索资源列表
verilogzzhwfy
- 用Verilog实现QPSK中的差分,扰码,串并,解差分,解扰码,解串并,用MUXPLUS2进行仿真-QPSK with Verilog realize the difference, code, and serial, Xie difference, encryption codes, and solutions Series, The simulation used MUXPLUS2
undisturber
- 模拟感应式机顶盒源代码,用于电视信号收费系统解扰
scrambler
- 通信系统中的加扰与解扰程序,用verilog语言实现,有波形文件可以直接查看功能
CPLD_raoma
- 基于CPLD的扰码与解扰码器的设计,扰码用M序列实现,m序列级数和频率可选
PCB_design_crosstalk_serpentine
- 压缩文件里面包含:PCB布线技术;PCB层叠设计基本原则;串扰的形成与解决;混合信号PCB的分区设计;我也说说0欧姆电阻的用途;详解蛇形走线的作用。-Compressed file which contains: PCB routing technology PCB design of the basic principles of layering the formation and settlement of cross-talk the district mixed-signal P
NewAtmega8
- 用于Atnel8仿真IC卡Nagra加解扰有线电视系统。-Atnel8 simulation for IC card cable system Nagra encryption.
NewAtmega88
- 用于Atmel88仿真IC卡Nagra加解扰有线电视系统。-Atmel88 simulation for IC card cable system Nagra encryption.
82CPLD_raoma
- 基于CPLD的扰码与解扰码器的设计,扰码用M序列实现,m序列级数和频率可选-CPLD-based code scrambling code and de-scrambling device design, scrambling to achieve with the M series, m series progression and frequency of optional
vhdl
- 该系统通过顶层模块,调用7底层模块实现。7大模块底层模块为:理想信源数据接收模块,理想信源数据缓存模块,LAPS成帧模块,加扰并发送LAPS帧模块,接收LAPS帧并解扰模块,接收LAPS帧数据缓存模块,解帧并发送数据给理想信源模块。另,还有一个fifo模块,以便两个缓存模块调用。-The system top-level module, called 7, the bottom module. Bottom-7 module module: the ideal source of data re
QPSK
- qpsk调制的vhdl程序 扩频 加扰 解扩 解扰-the qpsk vhdl program spread spectrum modulation scrambling despreading descrambling
screw
- 基于FPGA的串行数据加解扰代码,用VHDL实现,可跑400M的速度。-FPGA-based serial data plus descrambling code using VHDL, and can run 400M speed.
st 20系统的ca解扰模块的初始化
- st 20系统的ca解扰模块的初始化,及ca系统id的判定,节目解扰及是否可以录制-st 20 system ca the descrambling module initialization, and ca system id determination program the descrambling and whether you can record
jiarao4
- 加扰与解扰,VHDL实现。初始寄存器值为1产生的m序列。-Scrambling and descrambling, VHDL. Initial register value 1 of the m-sequences generated.
scramble
- 基于VHDL实现加扰器解扰器的设计,与仿真。-VHDL-based scrambler descrambler design and simulation.
Descrambler
- SDI descrambler用于SDI解扰-SDI descrambler
Random_Derandom
- 通信中加扰/解扰算法。FPGA源代码,verilogHDL语言实现,包含测试程序。-Perturbation/perturbation algorithm. FPGA source code, verilogHDL language implementation, including test procedures.
ACM
- 用verilog编写了宽带自适应传输,包括加扰,解扰(Broadband adaptive transmission is written in Verilog)
NamelessCotrunQuad_V1.7.5.1
- 参考国内外主流 飞控(APM、 Pixhawk、 Autoquad、 MWC、 CC3D、 INF、 ANO、 LIGHT 等) 的算法与整体 框架的进行深入学习基础上, 经过软、 硬件的精心设计, 继承与发展, 目前飞控整体功 能相对完善, 主要功能有: 姿态自稳、 超声波、 气压计定高, 低空光流定点悬停、 户外 GPS 定点, GPS 模式下定速巡航、 一键返航着陆等功能, 涵盖飞控学习主要核心算法: 传感器滤波(一阶 RC、 二阶巴特沃斯、 带阻滤波、 陷波滤波等) 、 姿态解
scrambler
- 通讯领域很多对原始数据进行加饶,加饶的多项式可以有很多种。上面是一种实现,可以参考实现其它加饶的多项式, 同理如果实现解扰可以反过来