搜索资源列表
dianziqinsheji
- EDA技术中用VHDL语言设计电子琴实验代码。 里面含设计图,能实现8音电子琴。
EDA_17392
- EDA得源码程序,绝对认证。适合EDA实验箱,仿真实验等基础实验
DDS
- 基于DD的数字移相正弦信号发生器设计 EDA技术在全国大学生设计竞赛中的应用
DDS
- 基于DDS的数字移相正弦信号发生器设计,EDA技术在全国大学生电子设计竞赛中的应用
bawei
- 4位数据比较器 通过VHDL语言设计出4位数据比较器,了解EDA对数字电路设计的效率和可靠性有极大地提高
eda
- 消抖程序,已经通过软件仿真,验证通过,并在试验箱上下载成功,可以达到预期的效果
watch
- 一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动停止倒计时,同时响铃。 (2) 顺计时:初始值为00.0S,通过键盘实现开始计时和结束计时功能。计时结束后,显示记录的时间。 (3) 用三个发光二极管正确显示以下状态:倒计时状态、顺计时状态
vhdl
- eda技术与vhdl课件,很经典的学习课件
LCD1602
- 首先将核心板插在EDA底板4.0上面,然后将板上的跳线J20 EXT_SEL跳到ON,也就是插上. 1。源文件保存在src目录,QII的工程文件保存在Proj目录; 2。程序实现的功能是标准的16×2字符型液晶模块上显示Welcome www.hseda.com!!字符串;
music
- 首先将核心板插在我们的EDA底板4.0上面,然后将板上的跳线J20 EXT_SEL跳到ON,也就是插上. 1。源文件保存在src目录,QII的工程文件保存在Proj目录; 2。程序实现的功能是播放出 音乐
vhdl
- _EDA实验讲义EDA实验指导书EDA技术与VHDL第3章EDA技术实用教程EAD技术与实践.等等资料
vhdl
- 基于EDA技术的数字密码锁源程序代码,大学实训用的着
dianzishezhong
- 电子时钟 EDA 基本要求: 24小时计数显示; 具有校时功能(时,分) 附加要求 1、秒表功能(复位,计时
EPM7128SLC84-10chengxushili
- CPLD程序,ALTERA公司的EPM7128SLC84-10,PLCC84封装,已经调试过的程序,包含仿真文件,波形文件,VHDL语言程序,电路图以及PCB板和系统原理图,非常有用,尤其是初学EDA和CPLD、FPGA器件的人
ieee-std-1364
- 做EDA的,就不用介绍这个文件了吧,IEEE1364标准(开放)。-done, would not have introduced the document on the bar, IEEE1364 standard (open).
直流电机控制器
- 直流电机控制器,属于精品vhdl源码,可在eda仿真工具上仿真实现-DC motor controller is excellent VHDL source code can be sown in simulation tools Simulation
IC_design_flow
- flow of ic design是一个很好的关于如何去设计ASIC的的教程,虽然是英文的,但是很容易看明白。是每一个想在EDA领域有作为的人都应看的教程!-flow of IC design is a good design on how the ASIC Guide, in English, but can easily understand this. Every one of the EDA to the field as a person should look at the hand
消抖通用函数XIAOPRO:
- EDA中很重要的小程序,保证按键可靠性,防止抖动误差信号产生,外部信号输入时必用此消抖函数-EDA very important small procedures to ensure that key reliability and prevent jitter error signal generated, the external input signal must use this function Consumers shiver
译码
- EDA常用双LED显示译码程序,将四位二进制数译码为七位对应于LED7位输入的高低电平信号-EDA common dual LED display decoding procedure will be four binary decoding for seven LED7 spaces corresponding to the input signal circuits
分频器FENPIN1
- EDA中常用模块VHDL程序,不同时基的计数器由同一个外部是中输入时必备的分频函数。分频器FENPIN1/2/3(50分频=1HZ,25分频=2HZ,10分频=5HZ。稍微改变程序即可实现)-EDA VHDL modules commonly used procedure, the time - with a counter by the external input is required when the sub-frequency functions. Frequency Divider