CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - Timing Acquisition

搜索资源列表

  1. 3510Fig01

    0下载:
  2. 介绍串行时钟芯片DS1305的功能、结构及其利用DS1305设计的电源开关电路,可使数据采集系统平时处于关闭状态。定时开启时系统上电,进行数据采集;一次工作结束时关闭开关,系统断电-introduced DS 1350 serial clock chip function DS 1350 and the use of structural design of the power switch circuits, data acquisition system can normally close
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:8.37kb
    • 提供者:包文岳
  1. zigbee-cc2430-temp.rar

    0下载:
  2. 该演示程序实现温度的采集与显示功能,内部温度传感器定时采样,并将采集到的温度信息广播发送出去,另外的节点接收到温度信息后通过串口向计算机上报,串口通信波特率为57600,The demonstration program of acquisition and temperature display function, the internal temperature sensor sampling timing and the temperature of the information col
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:242.5kb
    • 提供者:love man
  1. FPGA

    2下载:
  2. 结合FPGA和以太网传输的特点,设计了一套数据采集系统,应用FPGA的内部逻辑实现对ADC、SDRAM、网卡控制芯片DM9000的时序控制,以FPGA作为采集系统的核心,通过ADC,将采集到的数据存储到SDRAM中,以FIFO方式从SDRAM中读出数据,并将数据结果通过以太网接口传输到计算机-Combination of FPGA and Ethernet features, designed a data acquisition system, application FPGA' s i
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-12-20
    • 文件大小:379.44kb
    • 提供者:gdr
  1. FPGA_SDRAM_PCI

    0下载:
  2. 一个基于FPGA的PCI数据采集程序,包括SDRAM控制,PCI9054时序控制,开发语言verilog,开发环境quartus-FPGA-based PCI data acquisition procedures, including SDRAM control, PCI9054 timing control, the development of language verilog, development environment quartusII
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-11
    • 文件大小:2.67mb
    • 提供者:李国扬
  1. i2s_to_parallel

    0下载:
  2. wm8731音频采集芯片的I2S采集时序的vhdl实现。-wm8731 I2S audio capture chip timing acquisition vhdl implementation.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:1.79kb
    • 提供者:熊晓涵
  1. CC2430-20

    0下载:
  2. 基于无线传感器网络zigbee协议芯片cc2430的编程,能够实现定时、喂狗、实时数据采集等功能-Zigbee-based wireless sensor network protocol cc2430 chip programming, be able to achieve timing,喂狗, real-time data acquisition functions
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-25
    • 文件大小:19.04kb
    • 提供者:liugao
  1. CC2430-21

    0下载:
  2. 基于无线传感器网络zigbee协议芯片cc2430的编程,能够实现定时、喂狗、实时数据采集等功能-Zigbee-based wireless sensor network protocol cc2430 chip programming, be able to achieve timing,喂狗, real-time data acquisition functions
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-29
    • 文件大小:19.12kb
    • 提供者:liugao
  1. CC2430-22

    0下载:
  2. 基于无线传感器网络zigbee协议芯片cc2430的编程,能够实现定时、喂狗、实时数据采集等功能-Zigbee-based wireless sensor network protocol cc2430 chip programming, be able to achieve timing,喂狗, real-time data acquisition functions
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-24
    • 文件大小:26.14kb
    • 提供者:liugao
  1. CC2430_temp

    0下载:
  2. 实现温度的采集与显示功能,内部温度传感器定时采样,并将采集到的温度信息广播发送出去,另外的节点接收到温度信息后通过串口向计算机上报,串口通信波特率为576-Acquisition and implementation of the temperature display function, the internal temperature sensor sampling timing and the temperature of collected radio to send informati
  3. 所属分类:SCM

    • 发布日期:2017-04-29
    • 文件大小:384.27kb
    • 提供者:杨占刚
  1. MSP430F149

    0下载:
  2. 用于过程控制的MSP430F149定时数据采集程序-MSP430F149 for process control procedures for data acquisition timing
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:2.68kb
    • 提供者:nicky
  1. FPGA_ADDA

    0下载:
  2. 基于 Cyclone EP1C6240C8的ADS2807,DAC2902 测试程序。主要用来使用FPGA控制ADC采集和DAC的输出,从而达到高频率信号处理的功能。首先从ADC2807采集数据,然后送给DAC2902输出。 采用FPGA口线模拟ADC2807和DAC2902的时序来实现。 提供ADC采样频率控制、DAC输出频率控制、输出波形控制、ADC通道转换、DAC通道转换等功能。-Based on Cyclone EP1C6240C8 of the ADS2807, DAC2902
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.93mb
    • 提供者:icemoon1987
  1. diankaoxiang.c

    0下载:
  2. 电烤箱作为一种重要的生产工具广泛的应用于工业生产和食品加工等领域。电烤箱的温度是生产工艺的一项重要指标,对温度的控制性能在很大程度上决定了产品的质量和生产效率。 系统以P89V51RD2单片机为核心,实现了温度采集、PID控制、人机对话以及定时等功能。由于干扰和实际噪声的存在,在采样过程当中会出现采样信号与实际信号存在偏差的现象,为了减小这方面原因造成的测量误差,系统采用了16次采样取平均值的方式对采样值进行平滑滤波,再对滤波值查表就得到了实际的温度值。在控制方面采用PID控制,温度控制具有
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:2.41kb
    • 提供者:格芯电子
  1. FPGA_Project_Files

    0下载:
  2. 基于SDRAM PCI采集卡程序,里面包括对PCI时序,接口芯片9054.以及SDRAMdu-SDRAM PCI-based acquisition card program, which includes PCI timing, interface chip 9054. And SDRAMdu
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:371.86kb
    • 提供者:zhangyunfei
  1. LabVIEW-data-acquisition-system

    1下载:
  2. 基于LabVIEW的多通道数据采集系统的设计,江苏科技大学硕士毕业论文。全文分为2部分第一部分数据采集硬件的设计中,采用DSP 作为采集卡的CPU,利用USB 接口实现了采集卡与PC 机的通信,整个外围逻辑时序部分用CPLD 控制。第二部分数据管理与分析,作者利用LabVIEW 编写了基于Windows XP的上位机应用程序以及上位机与采集卡之间的通信程序;利用LabSQL 工具包建立了ACCESS 数据库,实现对采集到的数据的存储,并可以查询历史数据。同时系统可以生成报表以及可以对所需要的数据
  3. 所属分类:DSP program

    • 发布日期:2017-03-23
    • 文件大小:766.37kb
    • 提供者:吴小平
  1. TIMERBPAD

    0下载:
  2. AD定时采集程序,每隔1秒采集一次,持续采集-AD timing acquisition program, every second, acquisition time, continuous collection
  3. 所属分类:SCM

    • 发布日期:2017-04-05
    • 文件大小:38.71kb
    • 提供者:luxiaoli
  1. 定时采 集温度值

    1下载:
  2. 利用labview编程: 8、将7题中的X轴改为时间轴显示,要求时间轴能真实的反映采样时间。想想为什么与上题的显示结果截然不同? 9、创建头文件,向文件添加采样数据。 内容:创建一个VI,产生头文件,再使用 For 循环定时采 集温度值,并将每次采样时间及温度值以ASCII格式添加到文 件中。 注意:温度值可用随机数+80来生成。-Labview programming: 8, 7 X-axis title to the timeline timeline t
  3. 所属分类:VHDL编程

    • 发布日期:2017-11-11
    • 文件大小:42.22kb
    • 提供者:Haibin Zhang
  1. main

    0下载:
  2. 基于STM32系列单片机,Keil开发环境,单通道定时采集外部信号,频率计算。-Based on the STM32 MCU series, Keil development environment, single channel timing acquisition external signal and frequency calculation.
  3. 所属分类:SCM

    • 发布日期:2017-11-21
    • 文件大小:2.17kb
    • 提供者:李金兴
  1. mux

    0下载:
  2. 对20MHZ时钟进行分频。之后用分频后的频率作为时钟信号同步后级的模16计数器。4位计数器输出信号可以用来控制MUX进行数据通道的定时采集。-To 32 magnitude optional 20 MHZ clock frequency division.After using crossover frequency as the clock signal synchronization after level 16 counter modules.Four counter output sig
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:957byte
    • 提供者:曾玉
  1. source

    0下载:
  2. AVR单片机,把AD端口定时采集回来的AD字以类似波形方式显示在12864液晶屏幕上,12864液晶屏为不带字库的-AVR microcontroller, the AD AD port timing acquisition word back to a similar waveform displayed on the LCD screen, 12864, 12864 LCD screen is without a font
  3. 所属分类:SCM

    • 发布日期:2017-04-17
    • 文件大小:20.17kb
    • 提供者:王印
  1. Dual-port-RAM-data-acquisition

    0下载:
  2. 利用传统方法设计的高速数据采集系统由于集成度低、电路复杂,高速运行电路干扰大,电路可靠性低,难以满足高速数据采集工作的要求。应用FPGA可以把数据采集电路中的数据缓存、控制时序逻辑、地址译码、总线接口等电路全部集成进一片芯片中,高集成性增强了系统的稳定性,为高速数据采集提供了理想的解决方案。-Using traditional methods of high-speed data acquisition system design due to low integration, circuit
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:96.52kb
    • 提供者:wu
« 12 »
搜珍网 www.dssz.com