搜索资源列表
div
- 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数
n-thingeterroot
- 用MATLAB里的XILINX BLOCK, 支持FPGA算法, 实现开平方, 并且取整.当计算停止时, VALID为高电瓶.
Stage3_3175133_Zhang
- 用MATLAB里的XILINX BLOCKS, 支持FPGA算法, 实现X_NEXT = ((n-1)x+ A/x(n-1)次)/n
DUC
- 数字上变频DUC是与数字下变频ddc相对应的工作.目前实现方式主要有:专用芯片,通用DSP和FPGA实现三种.本程序即给出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及响应的使用说明,对于从事雷达,无线通信的工程人员和研究者有很大用处.
ISE_assistant_design_tool
- Xilinx-ISE辅助设计工具的中文使用说明,包括IP核生成器,布局布线器,FPGA底层编辑器,时序分析器,集成化逻辑分析工具,功率分析工具
uart
- M_UART 介绍了通用异步收发器(UART)的原理,并以可编程逻辑器件FPGA为核心控制部件,基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程完成UART的设计。经测试,该设计完全达到了设计要求。
huawei_logic_Design
- FPGA逻辑设计,vhdl/verilog altera/xilinx 介绍
camera.tar
- 摄像头的硬件函数,ip核,用于xilinx公司的virtex4 fpga
XilinxXC3S500EFPGA
- 基于Xilinx XC3S500E的FPGA最小开发板制作的文章。
FPGAbi_ioreseach
- :针对现场可编程门阵列(FPGA)芯片的特点,研究FPGA中双向端口I/O的设计,同时给 出仿真初始化双向端口I/O的方法。采用这种双向端口的设计方法,选用Xilinx的Spartan2E芯片 设计一个多通道图像信号处理系统。
ISE
- 这本书是关于Xilinx公司开发的ISE工具的中文教程,适合于初学FPGA设计的人使用,全书内容丰富,共包括9章,通过此书的学习可以了解并掌握FPGA的设计流程及设计方法。
ug191
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
ug192(1)
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
ug193(1)
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
isedown
- FPGA的下载视频范例,通俗易懂,手把手教你Xilinx的设计流程,ise.exe
readback_crc.7z
- FPGA回读CRC功能,下载FPGA之后如果要检验CRC是否正确,可以使用这个功能,属于XILINX的PRIMITIVE原语,使用非常方便-FPGA readback CRC
SPI3_8bit
- 一整套通用的用Verilog代码实现的SPI3接口(8bit接口)协议代码,包含ISE工程文件,本代码在Xilinx公司的FPGA上实现,并且有Modelsim仿真的源文件-SPI3 verilog code(including ISE project and modelsim code)
VGA
- 基于Xilinx SPARTAN-3E开发板 的VGA实验代码,VHDL编写,非常适合初学者学习FPGA实现VGA控制-Based on Xilinx SPARTAN-3E development board VGA test code, VHDL written, very suitable for beginners to learn to achieve VGA control FPGA
all
- 基于FPGA的频率测试器的verilog HDL代码,测试范围1-10MHz,用XILINX公司的ISE软件打开。-Based on FPGA-frequency test the Verilog HDL code, test range 1-10MHz, with XILINX ISE software to open.
Embedded_system_tools_guide
- 在Xilinx的FPGA平台上开发嵌入式系统的工具文档Embedded_system_tools_guide-In Xilinx s FPGA platform development tool for embedded systems documentation Embedded_system_tools_guide