搜索资源列表
infrastructure.vhd
- infrastructure block for analog loop, vhdl, fpga, de2
cam2
- DE2-115 + D5M Camera to VGA PC
my_example
- 基于SOPC构建的CPU,用DE2-70做的LCD显示,用c语言进行编写。-Based on SOPC built CPU, LCD display with DE2-70 do with the c language written.
SOPC_LCD
- 基于SOPC构建的CPU,用DE2-70做的LCD显示,用c语言进行编写。-Based on SOPC built CPU, LCD display with DE2-70 do with the c language written.
fpganes-master
- 使用FPGA实现NES超级玛丽游戏!采用DE2开发板开发!亲测,很不错!-fpga NES
nios_EPCS_SDRAM
- 基于niso ii 13.1开发的测试系统,使用QSYS设计了硬件系统,包含了全部模块,在硬件基础上开发了相应的软件,测试成功了epcs 和sdram,基于DE2开发板,可以直接使用!大家只需要开发软件即可!-DE2 FPGA NIOS 13.1
DE2_115_Default
- DE2-115开发板的默认原始程序,该程序下载可以实现开发板所有默认功能,包括按键调节音量、LED、音频传输等-DE2-115 board of default of the original program, which enables the development board to download all the default features, including push-button to adjust the volume, LED, audio transmission, e
sdram_demo_de2_115
- 适用于DE2 115开发板的SDRAM测试代码,基于黑金开发板改编,可以直接下载到DE2 115上面。内部有所有代码解释-FPGA SDRAM_TEST DE2 115
de2_115_sram
- 基于quartus13.1在DE2_115平台下进行了SRAM的测试开发,功能虽然简单,但是代码风格很好,封装性很好!应该学会模块化书写程序!-DE2 115 SRAM QUARTUS13.1
DE2_115_TV
- 这个设计范例使用 DE2-115 上的 VGA 输出、音频编解码芯片以及 TV 解码芯片( U6)播放 来自 DVD 播放器输出的视频和音频信号。 图 6-1 给出了设计的原理框图。系统主要由两个 模块组成,它们是 I2C_AV_Config 以及 TV_to_VGA 模块。 TV_to_VGA 模块由 ITU-R 656 解 码器, SDRAM 帧缓冲器, YUV422 转 YUV444, YcrCb 转 RGB 以及 VGA 控制器组成。 从 图中还可以看出,设计使用了 TV
DE2_115_Default
- DE2-115 出厂时写有默认的配置数据,用于演示开发板的一些基本特征。下面给出了默认配 置的存放位置,和执行默认配置需要准备的工作。
deng
- 能够实现de2开发板的流水灯。完全可以运行,实验课上做的·-Can achieve de2 development board of light water....
DE2_Default
- 实现FPGA的VGA实验在DE2开发板上,应该可以的·-VGA FPGA experiments on the DE2 development board, should be able to
shumaguan
- 七段数码管驱动,在DE2开发板上通过拨动开关输入数字,在数码管中显示-Seven-segment LED driver, the DE2 board to enter numbers by toggle switch in the digital tube display
PLD_design
- Altera大学生计划DE2-115开发板: Nios2开发应用-Altera Students plan DE2-115 board: Nios2 development and application
shuzishizhong
- 基于DE2-115开发板设计的一个数字钟,能进行正常的小时、分、秒计时功能,并分别由开发板上面的数码管显示秒(60s)、分(60min)、小时(24hours)的时间。并具有手动调整时间的功能-DE2-115 board design based on a digital clock, and enables the normal hours, minutes, seconds chronograph function, and were above the development board
Altera-soc
- DE2-SOC开发板 该硬核上移植个Linux操作系统,然后在该系统上用QT做数字个示波器显示界面-DE2- SOC development board The hardcore transplant a Linux operating system, and then on the system the use of QT in digital oscilloscope display
SDRAM controller
- This SDRAM controller is useful for SDR_SDRAM IC's can be integrated with the verilog code. The code is developed for the altera FPGA's and it can be ported to other FPGA's easily. The code is verified with terasic DE2-115 board and DE2 boards.
Lcd_800_480
- 基于DE2-70开发板的FPGA和NIOS系统设计的LCD(800-480)液晶显示控制系统的程序设计。-DE2-70 FPGA-based development board and the NIOS system design LCD (800-480) LCD control system programming.
vga_1
- DE2开发板VGA显示,将图片通过VGA输出显示-DE2 Development and Education Board VGA display