CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - frequency filter

搜索资源列表

  1. firnew

    0下载:
  2. 数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz,截止频率200hz的高通滤波器-Digital Filter Design : FIR filter, the sampling frequency filter design to 600hz, 200hz cutoff frequency of the high pass filter
  3. 所属分类:DSP编程

    • 发布日期:2008-10-13
    • 文件大小:1.82kb
    • 提供者:勤子
  1. max262.rar

    0下载:
  2. 利用单片机控制max262芯片程控滤波器,实现频率步进可调,可以实现高低通滤波,带通滤波器。,Max262 chip to control the use of single-chip programmable filter, the realization of frequency step tunable, can achieve high and low pass filtering, band-pass filter.
  3. 所属分类:SCM

    • 发布日期:2017-03-25
    • 文件大小:1.29kb
    • 提供者:游智超
  1. Dsp_c.rar

    0下载:
  2. dsp算法40例,包括fft、滤波器、谱运算等 1. 将模拟滤波器转变为数字滤波器。 2. 由得到幅频响应 。 3. 用Burg算法求AR模型的参数。 4. 由AR模型参数得到功率谱。 5. 用Levinson算法求解Yule-Walker方程以得到 阶AR模型的参数 。 6. 实现双线性Z变换。 7. 设计巴特沃斯模拟低通滤波器,求出转移函数 。 8. 设计切比雪夫I型模拟低通滤波器,求出转移函数 。 9. 直接由定义求 点复序列 的DFT 。 10.利用经典的Cooley
  3. 所属分类:DSP program

    • 发布日期:2017-03-28
    • 文件大小:58.04kb
    • 提供者:jack
  1. temperature

    1下载:
  2. 此设计以单片机STC89C51为核心,由声音传感器采集脉搏信号,经过LM324前置放大电路、滤波电路和比较电路后得到与脉搏相关的脉冲信号,将该脉冲信号作为定时/计数器T1中断信号交由单片机进行脉冲周期的计算,T0做定时器。然后得出每分钟的脉搏搏动次数(即心率),并将结果1602LCD上显示心率。在对人体脉搏检测时,具有检错排错的功能。若出现误操作(如不小心移动时产生的噪声)造成检测到的心跳次数不正确的结果,所以在程序中检测时间到达第5秒时,先对其进行计算,若结果超出正常范围则自动返回重新检测,直
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2014-04-21
    • 文件大小:1.27kb
    • 提供者:郑雄
  1. 16_FIR

    0下载:
  2. 16阶FIR滤波器--本设计用VERILOG HDL语言串行DA算法实现16阶有限频率响应滤波器!-16-order FIR filter- this design language VERILOG HDL serial DA algorithm limited frequency response of 16-order filter!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:780.77kb
    • 提供者:yuming
  1. vhdl

    0下载:
  2. FIR滤波器的性能参数 设计一个滤波器最基本的就是性能参数的,决定着滤波器的实际功能.比如阶数,截至频率。 本文滤波器设计参数 ①输入,输出数据宽度10位 ②阶数为4阶的线性相位FIR滤波器, ③类型:带通 -FIR filter performance parameters The design of a filter is the most basic performance parameters, determines the actual filter fu
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:2.95kb
    • 提供者:bobo
  1. 65jie

    1下载:
  2. 串并FIR滤波器设计:并行FIR滤波器具有速度快、容易设计的特点,但是要占用大量的资源。在多阶数的亚高频系统设计中,使用并行结构并不合算,但亚高频系统需要较高的处理速度,而串行架构往往达不到要求,因此,结合串并这两种设计方法的长处,在使用较少的硬件资源的同时实现了较高的处理速度,这里说明一种65阶八路并行、支路串行FIR滤波器的设计(实际使用了1个乘法器,8个乘累加器,一个累加器)。-String and FIR filter design: parallel FIR filter with a
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:11.76kb
    • 提供者:南才北往
  1. 50Hztrapper

    0下载:
  2. 一个数字陷波程序,已调试通过。用于滤除50hz的工频干扰。-A digital notch procedures through debugging. Used to filter out the 50hz frequency interference.
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-07
    • 文件大小:11.25kb
    • 提供者:防发
  1. kekongfangda

    0下载:
  2. 用单片机AT89s52对可编程滤波器芯片MAX262 进行程序控制,可以同时对两路输入信号进行二阶低通、高通、带通、带阻以及全通滤波处理,滤波器的中心频率在15kHz~50kHz 频率范围内实现64 级程控调节,其Q 值在0.5~64 范围实现128 级程控调节。-In a simple, accurate, reliable, stable and universal principles, use of a hierarchical design to match the idea of i
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:45.84kb
    • 提供者:chenchong
  1. DSP-c-Matlab-Programs-ManualV19

    0下载:
  2. 印度GURUNANAK ENGINEERING COLLEGE数字信号处理实验室的DSP+c+Matlab联合编程手册-DIGITAL SIGNAL PROCESSING LAB (IV-I SEM) INDEX 1. Architecture of DSP chips-TMS 320C 6713 DSP Processor 2. Linear convolution 3. Circular convolution 4. FIR Filter (LP/HP) Using Wi
  3. 所属分类:DSP program

    • 发布日期:2017-04-09
    • 文件大小:1.51mb
    • 提供者:wangjin
  1. AM

    0下载:
  2. FIRPM公园,麦克莱伦最佳equiripple FIR滤波器的设计。乙= FIRPM(不适用,女,甲)返回一个长度为N +1线性相位(真实,对称系数)FIR滤波器具有最佳逼近到所需的频率响应的F和描述在极小极大意义的。F是成对频带边缘载体,以递增0和1之间秩序。 1对应于奈奎斯特频率或采样频率的一半。至少有一个频段必须有一个非零宽度。 A是一个真正的载体,作为F的指定由此得到的滤波器的频率响应所需的幅度B相同大小- FIRPM Parks-McClellan optimal equirippl
  3. 所属分类:DSP program

    • 发布日期:2017-03-29
    • 文件大小:1.09kb
    • 提供者:
  1. dsp

    0下载:
  2. 数字信号处理中对模拟信号的采样频谱分析,及时域、频域重构分析,包括信号及频谱,采样信号及其频谱,时域重构,通过低通滤波器进行频谱重构等代码-Digital signal processing of the analog signal sampling spectral analysis, time-domain, frequency-domain reconstruction analysis, including signal and spectrum, the sampling signal
  3. 所属分类:DSP program

    • 发布日期:2017-04-07
    • 文件大小:1.66kb
    • 提供者:liuzhaotian
  1. cheng

    1下载:
  2. 滤波器广泛应用于数字信号处理、通信、自动控制领域,但设计可变宽频带有源滤波器则比较困难。利用单片机控制参数可编程的双二阶通用开关电容有源滤波器,精确设置有源滤波器的中心频率f,品质因数Q及有源滤波器的工作方式。本系统主要分为两个部分:即程控滤波器和程控放大器。程控放大器电压增益为40dB,通过单片机控制DA进行分压,可精确实现要求的10dB步进,误差小于0.5 ,通带为100Hz-500KHz,输入电压峰-峰值范围为10mV,在输入范围内无明显失真。由MAX264为核心的滤波器,可设置为高通、低
  3. 所属分类:SCM

    • 发布日期:2017-05-07
    • 文件大小:1.56mb
    • 提供者:黄倩
  1. digital-filter

    0下载:
  2. Verilog语言综合的固定频率的数字滤波器,用于滤除夹杂在固定频率信号上的杂波信号,包含了Quaetus工程和仿真文件。-Verilog language integrated fixed-frequency digital filter for filtering out mixed signals at a fixed frequency noise on the signal contains Quaetus engineering and simulation files.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:209.63kb
    • 提供者:张秋光
  1. filter

    0下载:
  2. 设计一个16阶的低通FIR滤波器,对模拟信号的采样频率Fs为48KHz,要求信号的截止频率Fc=10.8kHz,输入序列位宽为9位(最高位为符号位)。-The FIR number filter example, designs a 16 ranks of low the FIR filter is a 48 khzs to the sample frequency Fs that imitates signal and request the closing of signal the fre
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:63.55kb
    • 提供者:mr.liu
  1. Digital-Frequency-Generator

    0下载:
  2. 本设计采用TMS320F28234 DSP芯片,设计了一台音频频率数字扫频仪。系统由扫频信号产生及调理模块、帯阻网络模块、幅频特性测试模块、数字幅频均衡模块以及人机交互模块组成。扫频信号由DSP内部PWM模块产生经外部有源低通滤波器进入带阻网络。应用数字信号处理技术在 DSP内部实现幅频特性测试,测试结果通过DSP的SCI在电脑显示器上显示,幅频均衡部分利用利用Matlab和基本部分中测得的陷波特性得出均衡算法中的滤波器的系数和阶数,然后在DSP内部对帯阻网络实现了均衡,完成了要求的各项指标。-
  3. 所属分类:DSP program

    • 发布日期:2017-05-16
    • 文件大小:4.18mb
    • 提供者:陶宝
  1. PWM-P-a-low-frequency-sine-signal

    0下载:
  2. 本实验要求使用PIC16F877A的CCP1模块的PWM功能和一个一阶RC低通滤波器产生一个5Hz的正弦信号。要求用示波器观察产生正弦信号的频率为准确的5Hz,且没有明显的失真。没有条件的读者可以通过观测直接和CCP1输出引脚相连的LED的闪烁频率来确定产生正弦信号的频率。-PWM function of the requirements of the experimental use PIC16F877A CCP1 module and a first-order RC low-pass fi
  3. 所属分类:SCM

    • 发布日期:2017-11-01
    • 文件大小:50.29kb
    • 提供者:王勇
  1. FILTER

    0下载:
  2. 一个工作频率(采样频率)100M的,截止频率10M的FIR滤波器,一共是108阶。 一共四个文件,滤波器的实现文件FILTER.v,测试平台FILTER_TB,matlab生成测试向量,和matlab读取输出数据分析。 经过了测试,是可用的-A working frequency (sampling frequency) 100M, cutoff frequency 10M FIR filter, a total of 108 bands. A total of four documen
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-20
    • 文件大小:9.62kb
    • 提供者:李佩逸
  1. stc90c58ad-50hz-FIR-filter

    0下载:
  2. 基于stc90c58ad单片机的50hz工频滤波器的设计-50hz frequency filter designing based on stc90c58ad microcontroller
  3. 所属分类:SCM

    • 发布日期:2017-11-26
    • 文件大小:15.44mb
    • 提供者:dongtinghong
  1. Filter

    0下载:
  2. 该代码主要实现环路滤波器矩阵的设计,环路滤波器的功能主要是在鉴相器的输出端衰减高频误差分量,以提高抗干扰性能;在环路跳出锁定状态时,提高环路以短期存储,并迅速恢复信号。-The code mainly realizes the design of loop filter matrix, Loop filter function is mainly in the output of the phase discriminator attenuation of high frequency erro
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:1000byte
    • 提供者:HQ
« 12 3 4 5 6 7 8 »
搜珍网 www.dssz.com