CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - itu-r

搜索资源列表

  1. TW9910_I2C_Initial

    0下载:
  2. TW9910 I2C初始化程序,把CVBS信号转换成ITU-R-656格式输出,液晶屏是3.5寸奇美屏。-TW9910 I2C Initial Function,CVBS invert to ITU-R-656, with CHIMEI 3.5" TFT LCD.
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2013-04-28
    • 文件大小:1.07kb
    • 提供者:arphoove
  1. ITURBT1120-7

    0下载:
  2. 本高清晰度电视(HDTV)接口工作于两种标称时钟频率上,即 1.485 GHz 和 2.97 GHz。 接口的不压缩有效负载定义于ITU-R BT.709 建议书的第 1 和第 2 部分内。本接口也可应用于 携载打包的数据。-The high-definition television (HDTV) Interface operates in two nominal clock frequency, that is 1.485 GHz and 2.97 GHz. Interface do
  3. 所属分类:SCM

    • 发布日期:2017-04-02
    • 文件大小:654.22kb
    • 提供者:肖湘金
  1. DE2_TV

    0下载:
  2. 本代码为Altera DE2开发板例程源码,(FPGA:EP2C35F672C6)quartus II 9.0以上可以编译(随板源码为7.2以下版本,在9.0以上版本编译会报错)。本代码实现一个音视频播放器TV_BOX。-This demonstration plays video and audio input a DVD player using the VGA output and audio CODEC on the DE2 board. There are two major bl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:209.54kb
    • 提供者:chenxin
  1. bt656_timing_analysis

    0下载:
  2. BT656信号分析参考规格书,对分析bt656信号非常有帮助-The video standard ITU-R.656 timing analysis
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-25
    • 文件大小:80.54kb
    • 提供者:zbunix
  1. DE2_115_TV

    0下载:
  2. 这个设计范例使用 DE2-115 上的 VGA 输出、音频编解码芯片以及 TV 解码芯片( U6)播放 来自 DVD 播放器输出的视频和音频信号。 图 6-1 给出了设计的原理框图。系统主要由两个 模块组成,它们是 I2C_AV_Config 以及 TV_to_VGA 模块。 TV_to_VGA 模块由 ITU-R 656 解 码器, SDRAM 帧缓冲器, YUV422 转 YUV444, YcrCb 转 RGB 以及 VGA 控制器组成。 从 图中还可以看出,设计使用了 TV
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-02
    • 文件大小:13.26mb
    • 提供者:gxhgxhgxh
搜珍网 www.dssz.com