搜索资源列表
PCI9054DriverCode
- 这是PCI9054芯片的驱动源代码 是用DriverStudio编写的-PCI9054 This is the driving source code is used in the preparation of DriverStudio
cpci1
- 针对多DSP 共享总线的通用信号处理板卡, 介绍了基于PCI9054 和CPCI 总线的接口设计, 分析了通用WDM总线驱动程序的开发。采用Verilog HDL 用CPLD 设计控制时序实现了DSP 和 CPCI 总线桥接器PCI9054 之间的普通传输和高速DMA 传输。驱动程序采用DriverWorks 和Windows 驱动开发包DDK 进行开发, 具有很好的通用性和可移植性。
PCI9054qudongchengxu
- 此文件是PCI9054的驱动程序,采用DMA模式进行数据采集.是基于PCI总线的PC机AD转换子系统设计的详细方案
PCI9054_C_Mode
- pci9054工作在c模式下的中文文档,直接从其databook翻译过来的,省去了看英文的麻烦
PCI
- PCI9054调试的SDK和HDK,包含PCI主机调试程序,FPGA烧写程序,及整个硬件的电路图
9054
- PCI总线的高速数据采集卡设计资料(基于PCI9054 )
pcitohpi16
- 主机通过pci9054与c6713的hpi接口读取dsp的所有内外存,哎,为什么一定要传5个呢?
pci9054在pci总线高速数据采集中的应用
- 9054开发-9054 Development
FPGA_SDRAM_PCI
- 使用PCI9054以及SDRAM完成大容量数据采集。使用verilog编写,已通过测试
pcicardbasedonPCI9054.rar
- 用9054的pci接口电路,原理图,PCB图很全的,By 9054 the pci interface circuit, Schematic, PCB-wide plan is the
eepci
- 通过PCI9054读写93LC66EEPROM程序,包括读、写、擦及调试工具。-PCI9054 write 93LC66EEPROM through procedures, including reading, writing, rub and debugging tools.
pci_core.tar
- vhdl 写的 PCI IP核程序,已经过测试-pci ip core
pcirw
- quartusII环境下实现FPGA与PCI9054通信。根据PCI9054规范控制lhold、lholda、ads、blast、lbe、lwr等握手信号的时序,可完成上位机通过PCI总线读写FPGA本地地址空间的功能- Communication between FPGA and PCI9054 in QuartusII IDE.Implementation for the timing of handshake signals such as lhold, lholda, ads,bla
TS101.RAR
- 基于TS101和PCI9054的雷达视频信号采集系统设计-TS101 and radar-based video PCI9054 Data Acquisition System
PCB
- PCB 原理图 是PCI9054开发板的原理图 进行与PC机通讯-PCB schematic PCI9054 development board schematics and PC communication
PCI9054
- 本文介绍了基于PCI接口的500 MHz高速数据采集系统的设计。该系统采用高速FPGA和大容量存储器对高速采集后的海量数据进行缓冲和存储,通过PCI接I=l电路实现和主机的通信。另外还详细介绍了PLX公司的一款先进的总线控制PCI9054的特性、总线操作方式和DMA操作等功能,及其在PCI接口电路中的具体应用,从而提供了一种简便而高效的PCI接口电路实现方法。-This article describes a design based on the PCI interface, 500 MHz
PCI9054
- PCI9054控制器+乒乓SRAM读写控制器,是一份很好的初期学习程序,很简单 易懂-PCI9054 controller+ ping-pong SRAM write controller, is a very good early learning program, it is easy to understand
PCI9054
- PCI总线芯片PCI9054本地总线的FPGA控制逻辑。 硬件架构为PCI9054+双口RAM+FPGA。 使用USERo清中断。 该逻辑以在项目中应用。-PCI bus FPGA chip PCI9054 local bus control logic. Hardware architecture PCI9054+ dual-port RAM+ FPGA. Use USERo clear interrupts. The logic to apply in the pro
pci9054
- verilog语言实现PCI9054控制-Verilog pci9054
pci9504
- Verilog 语言编写 PCI9054 控制器的接口电路,实现 PCI总线到本地 8 位总线的转接控制(The Verilog language writes the interface circuit of the PCI9054 controller to realize the transfer control of the PCI bus to the local 8 bit bus)