CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - pll frequency multiplier

搜索资源列表

  1. pll(FPGA)

    1下载:
  2. 利用VHDL语言对FPGA进行锁相环倍频,经调试已经在开发板上实现倍频-The FPGA using VHDL language PLL frequency multiplier, the debug board has been achieved in the development of frequency
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2016-01-25
    • 文件大小:353kb
    • 提供者:huangshaobo
  1. CyclonePLL

    1下载:
  2. Cyclone™ FPGA具有锁相环(PLL)和全局时钟网络,提供完整的时钟管理方案。Cyclone PLL具有时钟倍频和分频、相位偏移、可编程占空比和外部时钟输出,进行系统级的时钟管理和偏移控制。Altera® Quartus® II软件无需任何外部器件,就可以启用Cyclone PLL和相关功能。本文将介绍如何设计和使用Cyclone PLL功能。 PLL常用于同步内部器件时钟和外部时钟,使内部工作的时钟频率比外部时钟更高,时钟延迟和时钟偏移最小,减小或调整时钟
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:541.04kb
    • 提供者:裴雷
  1. PLL

    0下载:
  2. 基于EP2C8的锁相环倍频文件 原来时钟为25Mhz 倍频为100Mhz-File the original clock of the EP2C8 the phase locked loop frequency multiplier 25Mhz for 100Mhz
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:374.57kb
    • 提供者:Young
  1. Pll_prj

    0下载:
  2. FPGA中PLL模块的测试代码,代码通过例化一个PLL将25MHz系统时钟倍频到50MHz,然后通过两个不同频率时钟控制两个LED灯闪烁,通过闪烁频率可用观察PLL倍频效果-The FPGA PLL module test code, the code by instantiating a PLL to 25MHz system clock frequency doubling to 50MHz, and then by two different frequency clock control
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-19
    • 文件大小:141.84kb
    • 提供者:wicoboy
  1. PLL_test

    0下载:
  2. 基于DSP6713,对DSP内的锁相环相关的寄存器进行设置,实现锁相环倍频功能,DSP入门级资料。-Based on the DSP6713, the DSP phase-locked loops in the relevant register set, realization of PLL frequency multiplier function, DSP entry-level data.
  3. 所属分类:DSP program

    • 发布日期:2017-11-18
    • 文件大小:1.13mb
    • 提供者:李华
  1. 01-Oscillate

    0下载:
  2. C8051F120的时钟配置,外部时钟源PLL倍频到100MHZ,-C8051F120 clock configuration, the external clock source PLL frequency multiplier to 100MHZ,
  3. 所属分类:SCM

    • 发布日期:2017-04-29
    • 文件大小:16.1kb
    • 提供者:ownones
搜珍网 www.dssz.com