搜索资源列表
dvbmpeg2analyser
- 这是本人参与实验室项目编写的实现dvb-mpeg2码流解复用中和码流相关的源代码,用c实现,dsp是ti的5416,中间用到了,计时、中断、时钟锁存寄存器设置,对于学习dsp编程很有帮助-This is my participation in the project prepared by the laboratory to achieve DVB-mpeg2 stream demultiplexing and in bitstream relevant source code, using c
digital_loopback
- 基于ti公司6713dsp的数字锁相环,运行环境为ccs3.1。希望有所帮助。-ti-based company 6713dsp the DPLL, the operating environment for ccs3.1. Want some help.
WordSpy_word
- vc开发的一个插件程序,用于锁住Word文档的窗口,防止Word文档被改变
PLL_inverter
- 此源代码用于电力电子逆变器的同步锁相实现,可以实现逆变器与市电的同步跟踪功能。
PLL
- 可以实现自动锁相环功能的C源程序代码模块,-Can be achieved automatically PLL function C source code modules,
timer_trigger_adc_PLL_SUCCESS
- DSP2407定时器触发ADC,并且进行软件锁相环的实现。-DSP2407 timer to trigger ADC, and the realization of a software phase-locked loop.
X28xx_sourcecode
- word文档内有九个例子源程序: 例1、初始化锁相环及外设时钟函数 例2、.cmd格式文件举例 例3、定时器中断应用举例 例4、利用事件管理器输出多种频率的正弦信号输出例程 例5、SPI和DAC TLV 5617接口例程 例6、CAN总线消息发送例程 例7、使用FIFO缓冲发送数据 例8、使用FIFO缓冲接收数据 例9、ADC应用举例 -this word document includes nine examples of source
DSP3
- 基于DSP的三相软件锁相环设计基于DSP的三相软件锁相环设计-DSP-Based Design of SPLL
dlia_pro
- 比较快速的正交解调算法,在TMS320LF2407上实现,使用语言C语言,内有论文《一种新型数字锁相放大器的设计及其优化算法》,可以软件实现检测相位差。-Comparison of fast orthogonal demodulation, in TMS320LF2407 to achieve, using the language C language, there are paper, " a new type of digital lock-in amplifier design
Deltaementation
- Delta_Sigma调制 锁相频率合成器的设计与实现-Delta_Sigma modulation PLL Frequency Synthesizer Design and Implementation
DSP_FPGAcontrol232
- 传统的DSP 控制通常针对的是三相系统,其外设资源不能满足多相逆变器的控制要求,文中 提出一种DSP + FPGA 的控制器解决方案. 特别利用了FPGA 逻辑资源丰富,编程灵活的特点,设 计了译码电路、脉冲发生、串口通信、看门狗保护、硬件状态锁存等功能单元,在有效扩展系统功能 的同时,降低了运算单元的负荷,提高了整体性能. 对设计进行了时序仿真,并将其应用于8 MW逆变器的控制系统中,结果验证了设计方案的功能性与可靠性.-Traditional DSP control is usu
JP_UP0724
- 二相步进电机驱动,采用atmel89c2051芯片,做一个锁相环-Two-phase stepper motor driver, using atmel89c2051 chips, do a phase-locked loop
cap_test2
- 锁相环功能 能实现跟踪一输入信号频率变化 -Phase locked loop function can track a input signal frequency changes
three_phase_PLL
- 基于DSP2407的三相软件锁相环的实现,用C编写的-DSP2407 software phase-locked loop based on three-phase implementation, written in C
timer_trigger_adc_PLL
- 数字锁相环,电网同步锁相,adc采样DSP,数字锁相环,电网同步锁相,adc采样-Digital phase-locked loop, grid genlock, adc sampling DSP, digital phase-locked loop, grid genlock, adc sampling
dq_ii
- ccs中锁相环程序,欢迎大家指正,是一个定点的程序-failed to translate
并网逆变
- 单相逆变整套程序,DSP28335完成的,研究生电子竞赛全国总决赛作品,含金量极高!AD,cap,pwm,液晶显示,锁相环,等等,算法巧妙,保护完整。
并网逆变器的程序电流环控制并有DA以及锁相部分
- 光伏逆变锁相环,使用DSP28335,实现频率跟踪,首先采样,然后PI,然后输出(Photovoltaic inverter PLL, using DSP28335, to achieve frequency tracking, first sampling, then PI, and then output)
MINI_INV_v1
- 自己毕设用的单相并网逆变器程序,使用的是TI公司的DSP28335,包括了锁相环PLL,PR控制等子程序(The program of single-phase grid-connected inverters is designed by ourselves. It uses TI's DSP28335, including PLL, PR control and other subroutines.)
逆变器锁相控制算法
- 正交信号发生器软件锁相环单相锁频电网模块控制算法