搜索资源列表
-
1下载:
该文阐述了现场可编程逻辑器件FPGA的主要特点,应用FPGA芯片和VHDL硬件描述语言设计的模拟示波器数字信号显示系统的设计原理和设计方法。-this paper, the field programmable logic devices FPGA main feature FPGA chip and VHDL hardware descr iption language design analog signals to digital oscilloscope system design pr
-
-
0下载:
1.利用Matlab进行产生频率为1000Hz和6000Hz的正弦信号,利用FDATOOL设计FIR滤波器(fs=16000Hz),以滤波6000Hz分量,并利用SPTOOL工具对信号滤波进行仿真与验证。
2.从MIC端口(J5)输入频率为1000Hz和6000Hz正弦信号的叠加信号,编写实时FIR滤波程序,选择合适的滤波器参数,滤除6000Hz的频率分量,利用示波器在SPEAKER端口(J6)观察输出波形。分析信号的频谱结构,设计满足要求的数字滤波器,-1. The use of Matl
-
-
0下载:
一个使用DSP的数字示波器的例子-The use of a DSP example of digital oscilloscope
-
-
0下载:
本文以高性能数字信号处理芯片TMS320F2812为核心,设计生成了基于不对称规则采样算法的SPWM波形,键盘输入参数设定调制波频率。本文首先分析了不对称规则算法的原理,接着设计了基于TMS320F2812芯片的软件设计流程,最后在数字示波器上显示了实验波形,验证了设计的有效性和可行性-In this paper, high-performance TMS320F2812 digital signal processing chip as the core, designed to genera
-
-
0下载:
目录:
硬件平台TMS320VC5410,软件平台CCS5000
exp1、 A/D实验一
说明:本实验使用AD 将模拟信号变换成数字信号,使用DSP对转换后的数字信号读取、保存,并将数据送往D/A,在示波器上观察D/A 的输出波形。
exp2、 FIR 滤波器实验
说明:本实验设计一个FIR低通数字滤波器,通带截至频率为1500Hz,阻带截至频率为2000Hz,采样频率为8000Hz。
exp3、余弦波生成实验
说明:本实验产生连续的余弦波,可在ccs上观察波形。-
-