搜索资源列表
LDO
- 收集的9篇关于LDO的研究生学位论文 1、LDO线性恒流型高亮度LED驱动的研究与设计 2、大电流_高稳定性LDO线性电源芯片的设计和实现 3、带有双电子开关的LDO电源管理芯片的设计 4、高精度_低噪声LDO线性调整器的设计 5、基于单片DC_DC的LDO设计 6、集成于GPS射频芯片的LDO设计 7、具有LDO模式的电流模同步降压型稳压器芯片XD1112设计 8、利用Verilog_A对LDO_Charg_省略_自动切换电源管理芯片的Top_ 9、一种基于
ex4_firC
- FIR滤波器,实现各种数据波形的滤波,去除噪声,为低通滤波器。-FIR filter, the filter waveform to achieve a variety of data to remove noise, low-pass filter.
FPGA_LPM_ROM
- 高速da转换器,舒心频率200mhsz,低噪声转换器。-High-speed da converter, comfortable frequency 200mhsz, low-noise converter.
vhdlffiltter
- 可生成一个正弦信号,并加入白噪声,的到正弦信号和白噪声的混合信号,通过低通滤波器对白噪声进行处理,已通过测试。-Generates a sinusoidal signal, and adding white noise, the sinusoidal signal and white noise to the mixed-signal, white noise through a low pass filter processing, has been tested.
wavelet
- 根据小波去噪的原理及特点,提出了用FPGA实现小波实时信号处理的方法。实验结果证明采用FPGA实现小波信号处理能在低信噪比的情况下有效去除噪声,同时能够满足信号处理系统的实时性要求。-According to the principles and characteristics of wavelet denoising, a method using wavelet FPGA real-time signal processing. Experimental results show that
AD9512_coe
- AD9512 提供多路输出时钟分配功能,输入信号最高可达1.6 GHz。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。(AD9512 provide multiplexed output clock distribution function, the input signal of up to 1.6 GHz.It has a low jitter and low phase noise characteristics, can greatly promote the cl
AD9512_ISE
- AD9512提供多路输出时钟分配功能,输入信号最高可达1.6 GHz。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。(AD9512 provide multiplexed output clock distribution function, the input signal of up to 1.6 GHz.It has a low jitter and low phase noise characteristics, can greatly promote the clo
I2C
- 总线的一些特征:总线应用的例子。极低的电流消耗抗高噪声干扰电源电压范围宽工作的温度范围广(Some features of the bus: examples of bus applications.)