CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 十字路口

搜索资源列表

  1. trafficlight

    0下载:
  2. 基于VHDL的十字路口交通灯控制系统设计与实现,定时器模块由25S、5S、20S三个定时器组成,分别确定相应信号灯亮的时间。三个定时器采用以秒脉冲为时钟的计数器实现。eg、ey、er分别是三个定时器的工作使能信号,tm25、tm5、tm20是三个定时器的计数结束指示信号。 控制模块是对系统工作状态的转换进行控制,根据交通规则可得系统状态转换情况。ar、ay、ag br、by、bg分别表示由控制器输出的A道和B道的红、黄、绿信号灯亮的时间;eg、ey、er分别表示由控制器输出的控制25S、5S
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:185135
    • 提供者:蔡利波
  1. VHDL_Traffic-Light

    0下载:
  2. 设计任务:模拟十字路口交通信号灯的工作过程,利用实验板上的两组红、黄、绿LED作为交通信号灯,设计一个交通信号灯控制器。要求: (1) 交通灯从绿变红时,有4秒黄灯亮的间隔时间; (2) 交通灯红变绿是直接进行的,没有间隔时间; (3) 主干道上的绿灯时间为40秒,支干道的绿灯时间为20秒; (4) 在任意时间,显示每个状态到该状态结束所需的时间。 -The design task: simulate the crossroads of the working process
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:763943
    • 提供者:
  1. trafficled1

    0下载:
  2. 交通灯控制系统实现控制主干道和支干道的分时通行,有效地解决了十字路口的拥堵,提高了交通运行的效率。-Traffic control system to control the main points and a road traffic, which can effectively solve the intersection congestion, improve the efficiency of the traffic.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:836
    • 提供者:王天易
  1. shiyanwu

    0下载:
  2. 用VHDL编程实现一条主干道,一条乡间公路。组成十字路口,要求优先保证主干道通行。有MR(主红)、MY(主黄)、MG(主绿)、CR(乡红)、CY(乡黄)、CG(乡绿)六盏交通灯需要控制;交通灯由绿→红有4秒黄灯亮的间隔时间,由红→绿没有间隔时间;系统有MRCY、MRCG、MYCR、MGCR四个状态;-VHDL programming to a main road, a country road. Composed of a crossroads, requiring priority to en
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:136042
    • 提供者:高华
  1. qiangdaqi

    0下载:
  2. 用FPGA实现十字路口的交通信号灯的设计-Crossroads traffic lights design using FPGA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1690069
    • 提供者:Robin
  1. Project

    0下载:
  2. 基于VHDL语言编程实现了十字路口的交通灯控制器-Based on VHDL language programming realized the intersection of traffic light controller
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1871719
    • 提供者:
  1. traffic-light

    0下载:
  2. keil上运行,用单片机实现的十字路口交通灯功能,功能实用-keil to run on the MCU crossroads traffic lights function, functional
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:882
    • 提供者:qingbiaowu
  1. jiaotongdeng

    0下载:
  2. 用VHDL语言编写的交通灯,实现十字路口交通灯的红绿黄灯交替倒计时-VHDL language traffic lights, crossroads traffic lights red, green and yellow alternately countdown
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:84710
    • 提供者:樊刘晓
  1. traffic_Light

    0下载:
  2. 模拟十字路口交通灯的VHDL程序,附有用与配合ModelSim的仿真程序。 内容:交通灯设计 (1)A,B方向各有红,黄,绿灯,初始态全为红灯,之后东西方向通车,绿灯灭后,黄灯闪烁,各路口通车时间为30秒,由两个七段数码管计数,当显示时间小于3秒的时候通车方向黄灯闪烁 (2)系统时钟1KHz,黄灯闪烁时钟要求为2Hz,七段码管的时间显示为1Hz脉冲,即1秒递减一次,在显示时间小于3秒时,通车方向的黄灯以2Hz的频率闪烁,系统中加入外部复位信号。 (3)用ModelSim做仿真
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:1305
    • 提供者:陈若耿
  1. Traffic-light--Control-VHDL

    0下载:
  2. 用VHDL语言描述的实现十字路口交通信号灯控制的程序。-Crossroads traffic lights control procedures described in VHDL language.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:4087
    • 提供者:王峰
  1. traffic_control1

    0下载:
  2. 十字路口交通灯控制。包括数码管时间显示,LCD显示,蜂鸣器驱动,课程设计,已经通过测试。-Crossroads traffic lights control. Digital tube display, LCD display, buzzer driver, curriculum design, has been tested.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3400336
    • 提供者:ksing
  1. jiaotongdeng

    0下载:
  2. 通过并行接口8255实现十字路口交通灯的模拟控制,进一步掌握对并行口的使用。-Crossroads traffic lights analog control via the parallel interface 8255, and further understand the use of the parallel port.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-10
    • 文件大小:2300349
    • 提供者:徐剑锋
  1. traffic_lights

    0下载:
  2. 用verilog语言实现了一个十字路口的交通灯实验-A crossroads of traffic lights experiment with verilog language
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:467800
    • 提供者:liu
  1. jtd

    0下载:
  2. 十字路口车辆穿梭,行人熙攘,车行车道,人行人道,有条不紊。那么靠什么来实现这井然秩序呢?靠的就是交通信号灯的自动指挥系统。交通信号灯控制方式很多。本系统采用MCS-51系列单片机AT89C51为中心器件来设计交通灯控制器,实现了能根据实际车流量通过8051芯片的P3口设置红、绿灯燃亮时间的功能;红绿灯循环点亮,倒计时剩5秒时黄灯闪烁警示(交通灯信号通过P1口输出,显示时间通过P0口输出至双位数码管)。本系统设计周期短、可靠性高、实用性强、操作简单、维护方便、扩展功能强。 -The interse
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:23928
    • 提供者:何健
  1. trafficlight

    0下载:
  2. 该数字系统完成对十字路口交通信号灯的控制,十字路口由一条东西方向的主干道(简称A道)和南北方向的支干道(简称B道)构成。 十字路口交通灯控制规则为: (1) 初始状态为4 个方向的红灯全亮,时间1s。 (2) 东西方向绿灯亮,南北方向红灯亮。东西方向通车,时间30s。 (3) 东西方向黄灯亮,南北方向红灯亮,时间5s。 (4) 东西方向红灯亮,南北方向绿灯亮。南北方向通车,时间20s。 (5) 东西方向红灯亮,南,北方向黄灯亮,时间5s。 (6) 返回(2),继续运行。
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:699632
    • 提供者:蔡利波
  1. jiao_tong_deng

    1下载:
  2. 本代码是十字路口的交通灯设计。软件用的是Quartus II。功能介绍:用DE2实验板上的LED发光二极管显示车辆通过的方向(东西和南北各一组),用数码管显示该方向的剩余时间。要求:工作顺序为东西方向红灯亮45秒;南北方向绿灯先延时2秒再亮36秒,后5秒黄灯亮。然后南北方向红灯亮45秒;东西方向红灯先亮2秒再绿灯亮40秒,后5秒黄灯亮。依次重复。有紧急事件时允许将某方向一直开绿灯或者开红灯,另外允许特定情况两方向均为红灯,车辆禁行,比如十字路口恶性交通事故时,东西,南北两个方向均有两位数码管适时
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-03-11
    • 文件大小:248832
    • 提供者:天涯
  1. jiaotongdeng

    0下载:
  2. 本代码是基于DE2开发板做的实验,使用的编程软件是Quartus II 9.0。它实现的功能是十字路口的交通灯控制,并且在红灯转为绿灯时有1S延迟。-This code is based DE2 development board to do the experiment, the Quartus II 9.0 programming software. It implements the functionality is the crossroads of traffic light cont
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-03-11
    • 文件大小:248832
    • 提供者:天涯
  1. VHDL_JTD

    0下载:
  2. 设计任务要求 控制器部分的状态转移图和流程图;交通灯控制器:用于十字路口的交通灯控制器。实验要求: (1)东西方向各有一组红,黄,绿灯用于指挥交通,红,黄,绿的持续时间分别为25s,5s,20s 。 (2)当有紧急情况(如消防车)时,两个方向均为红灯亮,计时停止,当特殊情况结束后,控制器恢复原来状态,正常工作。 (3)两组数码管,以倒计时方式显示两个方向允许通行或禁止通行的时间。-Part of the design task requires the controller st
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:146654
    • 提供者:zzx
  1. jiaotongdeng

    0下载:
  2. 使用vhdl语言设计交通信号灯。由一条主干道和一条支干道汇合成十字路口,在每个入口处设置红、绿、黄三色信号灯,红灯亮禁止通行,绿灯亮允许通行,黄灯亮则给行驶中的车辆有时间停在禁行线外。主干道处于常允许通行的状态,支干道有车来时才允许通行,主、支干道均有车时,两者交替允许通行,主、支干道每次放行时间不得短于30S,在每次由绿灯亮到红灯亮的转换过程中,要亮4S黄灯作为过渡。 -Using vhdl language design traffic lights. By a main road a
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-01
    • 文件大小:56900
    • 提供者:陈小龙
  1. trafficlight

    0下载:
  2. 设计题目: 十字路口交通灯的设计。 二.设计要求: (一)假定系统输入时钟为200Hz。 (二)设计出以上要求的交通灯,每个方向有一个倒计时指示(两个8 段数码 管)和红黄绿三种颜色的灯。 (三)给出仿真波形。-Design topics: the design of the traffic lights at the crossroads. II. Design requirements: (a) assume that the system cloc
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-03
    • 文件大小:994393
    • 提供者:董浩
« 1 2 3 4 56 7 »
搜珍网 www.dssz.com