搜索资源列表
fpge
- 基于FPGA实时处理的双目测距系统,系统项目
8CPU
- 指令寄存器:在触发时钟的正沿触发下,寄存器将数据总线送来的指令存入寄存器; 累加器用于存放当前的结果,它也是双目运算的一个数据来源; 算术逻辑运算单元根据输入的8种不同操作码实现相应的加、与、异或、或等8种基本操作运算; 状态控制器实际上就是一个状态机,它是CPU的控制核心,用于产生一系列的控制信号,启动或停止某些部件。CPU何时进行读指令、读写I/O端口、对ROM数据的读取等操作,都是由状态机来控制的; -Instruction Register: The trigger is
FPGA
- 参加竞赛的FPGA双目测距的源码,包含上位机源码-Contest the FPGA binocular ranging source, including PC Source
VmodCAM_Ref_VGA_Split
- 双目视觉系统的FPGA实现;CMOS摄像头驱动,VGA图像显示;SDRAM控制器;调试成功;Diligient公司源码IP核-Binocular vision system on FPGA CMOS camera driver, VGA image display SDRAM controller
Camera_Logic
- 双目视觉成像,双目视觉摄像头,3D摄像头对应的FPGA图像采集逻辑程序。1> 适用于:单目和多目视觉系统。2> 附图为双摄像头系统,应用了两条图像控制流水,源码对应图中红色的逻辑块,本人已实测代码为OK。-Imaging binocular vision, binocular vision camera, 3D camera image acquisition corresponding FPGA logic program. Applies to: monocular vision