CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 峰信号

搜索资源列表

  1. usb_HLD3Core(400)_(B)

    0下载:
  2. 接ADDA 板卡,外接信号源(峰峰值最大为1V),运行PC 端程序可 以将输入的信号源波形在PC 上显示出来,完成USB 的数据采集功能。-access ADDA Card, external signal source (peak to peak largest 1V), PC-operating procedures can be the source of the input signal waveform displayed on the PC, and complete USB d
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:585.59kb
    • 提供者:fanbo
  1. match_rec

    1下载:
  2. 使用VERILOG实现QPSK信号的匹配滤波,对符号过采样率为4,在程序中设定相关峰的检测门限为3
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:209.14kb
    • 提供者:王莉
  1. PC-CFR

    11下载:
  2. 采用matlab simulink编写的消峰参考设计,可以直接生成verilog代码。消峰主要用于降低无线信号的峰均比,提高功放效率。-Clipping prepared using matlab simulink reference design, you can generate verilog code directly. Consumers peak mainly used to reduce radio signal PAR, improve power amplifier effic
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-13
    • 文件大小:2.49mb
    • 提供者:
  1. A4_Oscilloscope_Top

    1下载:
  2. 数字示波器,利用AD、DA和VGA三个外设来实现简易示波器,DA外设发送正弦波给AD外设,AD外设解析成数字信号将数据送给VGA外设进行显示。在VGA上可以看到DA外设发送的波形、波形频率和波形峰峰值。-Digital oscilloscope, the use of AD, DA and VGA three peripherals to achieve a simple oscilloscope, DA peripheral send sine wave to AD peripherals,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-14
    • 文件大小:18.91mb
    • 提供者:宣金涛
  1. A4_Da_Top

    1下载:
  2. 利用AD、DA和VGA三个外设来实现简易示波器,DA外设发送正弦波给AD外设,AD外设解析成数字信号将数据送给VGA外设进行显示。在VGA上可以看到DA外设发送的波形、波形频率和波形峰峰值。(The simple oscilloscope is realized by using AD, DA and VGA peripherals. The DA peripheral sends sine wave to the AD peripheral, and the AD peripheral res
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-03-01
    • 文件大小:3.27mb
    • 提供者:电子鱼
搜珍网 www.dssz.com