搜索资源列表
I2C
- I2C主机端模块 具有avalon-MT总线接口 可挂载在Altera soc系统之上 使NiosII处理器具备I2C通信能力 模块由Verilog HDL编写 并经Cyclone II FPGA测试-I2C master modul which has a avalon-MT interface that can be attached to Altera SOC system. It provides NiosII I2C communication capability . This mo
DE2_pio
- altera University Program 的 Avalon总线的IP核,GPIO,可以直接解压以后挂载在Avalon总线上-altera University Program of the Avalon bus IP core, GPIO, after decompression can be directly mounted in the Avalon bus
SRAM_Controller
- Altera University Program的Avalon总线IP核,SRAM控制代码,可以解压后直接挂载在Avalon总线上 -Altera University Program of the Avalon bus IP core, SRAM control code can be directly mounted after decompression in the Avalon bus
I2C_Slave
- 这是iic Slave模式的源代码,可用于嵌入式FPGA,挂载在PLB总线上-This is iic Slave mode, the source code for embedded FPGA, mounted on the PLB bus
05_UART_demo
- 该UART实例是很简单的EDK工程,在PLB总线上挂载了XPS-uartlite外围设备,作为串口的控制器,一般的EDK工程会将该IP作为基本外围设备来使用。包含bit流文件(在EDK上下载到FPGA上使用),和说明文档。-The UART instance EDK project is very simple and is mounted on the PLB bus the XPS-uartlite peripherals, general EDK works as a serial con
hardware_codeaasoftware_code
- 自动贩卖机器有一个投币孔,每次只能投入一枚硬币,但可以连续投入多枚硬币。机器能识别的硬币金额为1元,5角和1角。 顾客可选择的饮料价格有1元,1元4角,2元三种,每次只能售出1瓶饮料,购买饮料时先选择饮料价格再投币,当投入的硬币总金额达到或超过饮料价格后,机器发出指示信号并拒收继续投入的硬币,此时如果未选择取消,机器将发出饮料和找零硬币。 顾客投入硬币之后,如果按取消键,机器也将退出所投入的全部金额。 找零或退币时,按由大到小原则处理,即总金额超过1元时,先退出1元硬币,超过5角时,
fpga_49
- pci接口 spi接口 和 uart接口数据传输 sopc挂载 verilog语言编写-pci interface spi and uart interface data transfer interfaces sopc mount verilog language
NIOSIIf_100M_Custom_NixieTube
- 挂载到Avalon-MM总线的数码管控制器-Avalon-MM bus to mount the digital controller
sd_controller.v
- SD卡的IP核,Verilog代码编写,与MCU挂载后实现SD卡的读写数据。-SD card IP core,programmed by verilog,link to MCU can R/W data to the SD card.
a_vhd_16550_uart
- 串口模块,带APB接口的。挂载APB总线上可以直接利用。-UART module with APB
zynq_IP
- 这是德致伦公司培训 zynq 7000系列的一个经典例子,是关于自定义挂载核的VGA接口-this is a example for ZYNQ 7000