CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 控制界面

搜索资源列表

  1. phasemeasure

    0下载:
  2. 本代码为一个相位控制器的源程序,可以实现移项,调幅,调频功能,该代码包含两个部分,一部分是由8051内核单片机构成的人机界面控制,令一部分是由fpga构成的相位数据处理,双方通过8位数据口线进行通信,通信协议为我自己所编写不具有通用性,该代码实现了8051与fpga的简单通信与协作,同时发挥了不同平台各自的优势,8051控制,fpga做算法
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-16
    • 文件大小:649.71kb
    • 提供者:孙炜
  1. Triggersignalaccuratedataacquisitionsystemdesignde

    0下载:
  2. 在一些系统中,经常用到对触发信号延时一段时 间后,再对某些目标信号进行采集,通常这段延时要求 非常精确,还要做到范围可调,一般这种延时的最小时 间单位小于100ns。如果选用普通微控制器,延时系统的操作界面比较容易实现,但是靠软件延时得到结果的准确性较低。考虑到芯片功能、开发环境以及接口方便等问题,最终选用一片常用的AlteraSVCPLD EPM7128SLC3411]作为系统的核心控制部分,来实现 信号延时、输人设定、运行显示的功能。应用Veril- o苦2〕语言,在
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:104.34kb
    • 提供者:hjh
  1. HMI

    0下载:
  2. 人机界面控制步进电机,如角度,速度等。他用LCD显示,用键盘输入。-Man-machine interface control stepper motors, such as angle and speed. He used LCD display, keyboard input.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:96.4kb
    • 提供者:mahaihong
  1. ddstest

    0下载:
  2. 这是一个电子设计dds设计的项目,本设计居于FPGA的dds,该设计舍弃了单片机作为控制的思路,在fgga中嵌入NIOSII来作为控制,界面采用12864,但是菜单页面丰富,采用菜单结构编辑了多层次的界面,整个系统看上去很简洁,希望对搞电子设计的有帮忙,本人也是搞电子设计有一段时间。-dds which base on niosII and fpga
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3.41mb
    • 提供者:林铭团
  1. tanchishe

    0下载:
  2. 本实验以设计贪吃蛇游戏为课题。最终结果是以8*8点阵作为本游戏的显示界面,通过按键BTN1,BTN2,BTN3,BTN4分别控制蛇的运动方向,分别为“上下左右”。蛇的长度为六个点阵,另外以一点表示老鼠,当蛇头吃到老鼠时,老鼠则在点阵上改变位置,也就是说通过一个伪随机函数在点阵上产生老鼠的位置,每当蛇头吃到老鼠时,就自动加一分,并在数码管显示。每隔五分钟,在蛇没有吃到老鼠的前提下,老鼠就自动在点阵上改变位置,这样就增加了游戏的趣味性和难度性。- In this experiment, the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1.03mb
    • 提供者:张三
  1. VGA_CCD531

    0下载:
  2. 本文围绕一个包含Nios II软核处理器的可编程片上系统展开数码相机的样机设计。论文首先对样机所要达到的整体功能进行了规划,接下来并行开展了软硬件设计。在硬件方面,充分利用了所使用平台提供的SD卡插槽、键盘、数码管、SRAM等各种硬件资源,并用Verilog HDL硬件描述语言设计了样机系统所需要的VGA接口控制器、CMOS图像传感器接口控制器以及VGA显示存储器;在软件方面,本文基于Nios II软核处理器用C语言实现了SD卡的驱动、FAT文件系统的移植、VGA显视器的驱动以及BMP图片文件的
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-02
    • 文件大小:14.38mb
    • 提供者:
  1. hill

    0下载:
  2. 本文介绍基于NiosII系统的家庭健康专家的设计。该设备定位于医疗保健领域内的家用电子产品,为家庭各个成员提供健康测量、健康教育、科学锻炼与数据综合等功能。设备采用了uC/OSII实时操作系统,可灵活的自定义外设,实现了大容量的数据存储,友好的用户界面和可靠的系统控制。-This article describes the design based on NiosII system of family health experts. The positioning of the device i
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1.87mb
    • 提供者:
  1. Solar-Heater

    0下载:
  2. 数字系统课程设计,基于VHDL的太阳能热水器智能控制系统,AD转换及接口部分需根据实际情况进行调整,代码内有标注。 功能: 可以即时获取水箱里的温度和水位; 可以通过控制系统,智能控制水箱里水的加热,以及保温; 当水箱水位很低时,可以智能加水,保证白天水箱的安全。 指标: 控制系统采用数码管以及二极管为显示界面。 其中数码管用于显示当前水箱温度、预设温度以及设置中的操作界面; 2个黄色二极管和8个绿色二极管用于显示当前水位以及加水状态;
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-12
    • 文件大小:396.59kb
    • 提供者:Wang
  1. migongtest

    0下载:
  2. 用quartus2实现一个迷宫游戏。界面在8×8点阵上进行。程序开始后 倒计时5秒进入迷宫地图。选择上下左右控制走出迷宫,撞墙人物不动。数码管倒计时30s.30秒内走出迷宫则显示成功,30s内未走出或出界则显示失败-Quartus2 achieve with a maze game. Interface performed on 8 × 8 dot matrix. Countdown to 5 seconds after the beginning of the program into the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:538.54kb
    • 提供者:hw
  1. Greedy_snake

    0下载:
  2. 用FPGA实现贪吃蛇小游戏,四个按键控制方向,VGA显示器显示游戏界面(Use FPGA to realize the snake game)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-11-18
    • 文件大小:6.99mb
    • 提供者:拉篮及
搜珍网 www.dssz.com