搜索资源列表
bmpelipse
- 实现矩阵的各种操作,加减乘,下载该类可放面以后的编程。-achieve the matrix operation, modified by downloading such caving face future programming.
byvhdstopwatchl
- 1.高精度数字秒表(0.01秒的vhdl语言实现) 2.具有定时,暂停,按键随机存储,翻页回放功能; 3.对30M时钟分频产生显示扫描时钟 4.精度高达0.01s,并且可以通过改变主频来更改分频比和记数间隔,可控性高。 5.模块化设计,其中的许多函数可以成为vhdl语言的通用经典例子(包含分频电路设计,动态扫描时钟设计,译码电路设计,存储器设计,存储回放显示设计)-1. High-precision digital stopwatch (0.01 seconds vhdl la
DDS_Power
- FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。-FPGA on the verilog language programming. Lookup table thr
Code_for_Bilinear Interpolation
- 根據不同測試pattern,設計的電路要能對16×16 pixels的原圖影像作縮放,產生16×16、32×32的放大或縮小影像。
music
- 设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提供的时钟源引入一个12MHZ时钟的基准频率,对其进行各种分频
WCDMA_DPD
- WCDMA数字直放站中数字预失真研究及其FPGA实现-WCDMA Digital Repeater digital pre-distortion and its FPGA implementation
jiyu-FPGA-dianziqin
- 1) 主芯片:Altera 的FLEX10K20TC144-4 STC89C58RD+。 2) 要求扩展键盘接口电路,可以实现电子琴的一般功能,进行乐曲的手动演奏,此外还应该具有存储功能,可以将演奏的乐曲进行存储并在人工控制下进行回放。 3) 完成系统方案设计。 4) 编制相应的VHDL程序并进行相应的仿真工作,完成系统的调试工作。 5) 编写51系统程序,完成初始化、系统控制等功能。 6) 利用51系统实现系统的在线配置。 7) 发挥部分 可以进行乐曲的自动演奏。
MIT_Video-Scaler
- MIT的video scaler论文,文章后面附有c和verilog程序源代码,分为水平缩放和垂直缩放-MIT video scaler papers, articles, source code attached to the back, divided into horizontal scaling and vertical scaling
AD9512_VHDL
- FPGA通过SPI总线控制Analog公司的射频时钟分配芯片的程序,在需要用到高速时钟(GHz)的电路中经常采用,比如数据采集卡及信号回放卡中会经常用到该功能,已经在产品中得到验证,工作稳定。-The VHDL code of controlling AD9512 of Analog Device
Digitalclocksignal
- 数字时钟信号用vhdl语言描述的源代码他光放利用到各个电路中-Vhdl digital clock signal with the source code language to describe his use of light to release all circuits
fpga1
- 移动通信直放站数字滤波器的设计及FPGA实现 -Mobile communications repeater digital filter design and FPGA realization mobile communication repeater digital filter design and FPGA realization
yuyincaiji
- 语音采集与回放系统源代码:1.为了使读音数据存储的时间更长,速度更快,选用了256K*16Bit的SRAM;2.为了减少单片机的控制复杂度,使用了FPGA来控制SRAM的读写操作,节约了不少单片机的I/O资源;3.为了以后的高速数据存储,本设计中加入了fifo,其位宽及深度可在程序中自由设置,方便灵活。-Speech acquisition and playback system source code: 1. In order to make pronunciation longer data
final_6
- 6. 對於按鍵輸入密碼鎖,假設reset後,七節燈管顯示「0」,而且使用sw1、sw2二個,那麼只要sw2按下且放開後,七節燈管就顯示「2」,而只要sw1按下且放開時,七節燈管就更正顯示值「1」。-6. For the key to enter a password lock, assuming that reset after the seven lamp displays " 0" , and the use of sw1, sw2 2, then press and rel
final_7
- 7. 對於按鍵輸入密碼鎖,假設reset後,七節燈管顯示「0」,而且使用sw5、sw6二個,那麼只要sw5按下且放開後,七節燈管就顯示「5」,而只要sw6按下且放開時,七節燈管就更正顯示值「6」。-7. For the key to enter a password lock, assuming that reset after the seven lamp displays " 0" , and the use of sw5, sw6 2, then press and rel
final_9
- 9. 對於按鍵輸入密碼鎖,假設reset後,七節燈管顯示「0」,而且使用sw1、sw2、 sw3、sw4四個,只要按下且放開任何的sw1、sw2鍵,都會讓七節燈管顯示值加「1」,而只要按下且放開任何的sw3、sw4,都會讓七節燈管顯示值加「2」。-9. For the key to enter a password lock, assuming that reset after the seven lamp displays " 0" , and the use of sw1,
final_10
- 10. 對於按鍵輸入密碼鎖,假設reset後,七節燈管顯示「0」,而且使用sw1、sw2二個按鍵輸入,只要按下sw1鍵,都會讓七節燈管顯示值以每秒之速度加「1」,但放開sw1鍵後就停止。-10. For the key to enter a password lock, assuming that reset after the seven lamp displays " 0" , and the use of sw1, sw2 two key input, as long as
fpgamaichong
- 最近组长给分配的任务,这几天一直在做,比较郁闷的是用的器件是XC400XL系列的,只有ISE4.1支持,用惯了7.1i的我还是要适应一阵子(关键4.1是一个试用版的)。挺折腾的,不说了,放上顶层模块:-。。。
interface
- 采用Cyclone EP1C3,VHDL程序算法实现了信号波形的实时采样并回放,同时能测量时域信号的频率,通过与MCU的8位并行接口,进行相互通信。-Using Cyclone EP1C3, VHDL program algorithm of the signal waveform of real-time sampling and playback at the same time capable of measuring the frequency of the signal in time
vga_gui
- 在DE2开发板上实现,由于DE2中的SSRAM只有512K,所以640*480*3(byte)的显存是不够的显示结果是经缩放 后的效果,具体可修改Altera_UP_Avalon_Pixel_Buffer buffer模块中的相关代码。 我把代码移植到DE2-70上后,显示的就很正常了。-In the DE2 development board to achieve, due to the SSRAM DE2 only 512K, so 640* 480* 3 (byte)
Zet-1.1.2
- 這是一個開放的執行情況等廣泛使用的IA - 32架構(一般稱為 x86)的。這個項目是很新,但它可以合成一個可配置的設備,如FPGA或CPLD的,或作出一個定制的ASIC。兩個 FPGA板目前支持:賽靈思 ML403和Altera DE1。 玩沙丘2在MS - DOS平台上運行的中興通訊。看到一些其他的圖片。 玩沙丘2在MS - DOS平台上運行的中興通訊。看到一些其他的圖片。 這個項目是很複雜的,是在一個非常早期的發展階段。只有16位的一部分(即該80186分之8086)的支持,看