CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 数码管 电压

搜索资源列表

  1. DEMO1_KEY_LED

    0下载:
  2. KX_DVP3F型FPGA应用板/开发板(全套)包括:  CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。  RS232串行接口;VGA视频口  高速SRAM 512KB。可用于语音处理,NiosII运行等。  配置Flash EPCS2, 10万次烧写周期 。  isp单片机T89S8253:MCS51兼容单片机,12
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:352.27kb
    • 提供者:ldg
  1. A_D_translate

    0下载:
  2. 利用实验板上的ADC0809做A/D转换器,实验板上的电位器提供模拟量输入,编制程序,将模拟量转换成二进制数字量,在数码管的最高两位显示出数字量来。另外要把模拟量值在数码管的最低三位显示出来。例如显示“80 2.50”( 其中80是采样数值,而2.50是电压值。要求程序可连续运行以便测量不同的模拟电压(类似于电压表) (注意:多次采集求平均值可提高转换精度) -Experimental board do ADC0809 A/D converter, test board provides
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:51.6kb
    • 提供者:yangxiao
  1. AD[TLC549]

    1下载:
  2. 进阶实验之AD[TLC549] 采集模拟输入,电压动态显示在数码管,由verilog编写-Advanced experiments AD [TLC549] capture analog input voltage is dynamically displayed on the LED, written by the verilog
  3. 所属分类:VHDL编程

    • 发布日期:2014-03-26
    • 文件大小:196.03kb
    • 提供者:林爻
  1. VHDL

    0下载:
  2. DEMO2 数码管扫描显示电路/DEMO4 计数时钟 DEMO5 键盘扫描设计/DEMO6 波形发生器/DEMO7 用DAC实现电压信号检测/DEMO8 ADC电压测量/DEMO9 液晶驱动电路设计-DEMO2 digital tube display circuit scan/DEMO4 count clock scan design DEMO5 keyboard/DEMO6 Waveform Generator/DEMO7 implementation by DAC voltage si
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:718.84kb
    • 提供者:wang
  1. dac

    0下载:
  2. 0~5伏可调数字电压源,以5伏为基准电压,数码管显示当前电压值,使用VHDL语言实现,程序都加了注释,方便阅读。 -0 ~ 5 V digital voltage source adjustable to 5 V for the voltage reference, digital tube displays the current voltage value, the use of VHDL language, the program notes are added to facilita
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:1.46kb
    • 提供者:LX
  1. AD

    0下载:
  2. 基于ADC0809的数据采集系统,对0~5V电压采集,显示到数码管显示-ADC0809 based data acquisition system, for 0 ~ 5V voltage of the collection, display to the digital tube display
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:1.14kb
    • 提供者:liuyong
  1. ad0809

    0下载:
  2. 本程序基于ad0809,通过数码管显示0V--+5V电压。-The program is based on ad0809, via digital display 0V-+5 V voltage.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1.54mb
    • 提供者:Ricky
  1. adch

    0下载:
  2. 利用ADC0804对外部输入的模拟信号进行采用获取当前电压值,在数码管上显示-ADC0804 external input using analog signals used to obtain the current voltage value displayed on the digital control
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2.2kb
    • 提供者:韩旭
  1. zhiliqiangdaqi

    0下载:
  2. 题目要求设计一个用于智力竞赛的抢答计时器。主持人按下启动钮,开始抢答,参赛方(八方)看到允许抢答信号后分别按不同的抢答按钮参与抢答。一旦其中一方按下按钮,相应的抢答者编号显示在屏幕上,此时若其他按钮按下均无效。若无一人按下按钮,则抢答结束(以后按抢答无效)。③ 若温度值越界则进行声(蜂鸣器)、光(发光二极管)报警; 说明:界限值是自行设定的(26C),其所对应的数字量为十六进制数(0180H)。 (2)使用DS18B20采集温度,采用七段数码管显示当前温度和剩余时间,并和设置的温度进行比较。 (
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:67.96kb
    • 提供者:zhan
  1. Lab23_AD

    0下载:
  2. 测量连接在P0.27,P0.28引脚上的AIN0,AIN1的模拟量输入端的两个电位器可调的直流电压,将模拟量转换成数字量送LED数码管显示-Measurement connected to the P0.27, P0.28 pin AIN0, AIN1 analog inputs of the two DC voltage adjustable potentiometer, the analog into a digital number to send LED digital display
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:58.71kb
    • 提供者:liutao
  1. adc0809

    0下载:
  2. 利用FPGA控制ADC0809采样电压,并通过数码管显示电压数值-ADC0809 FPGA control by sampling the voltage and the voltage value through the digital display
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:824.32kb
    • 提供者:雷旦
  1. syb

    0下载:
  2. 电压表显示,能测0~5V范围内的电压大小! 采用数码管显示数值!-Voltmeter display, can be measured within the range 0 ~ 5V voltage size! Using digital display value!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:294.81kb
    • 提供者:liuyong
  1. licheng

    0下载:
  2. 有关数码管,定时器,ADC,方波生成器,电压比较器的,频率计等的程序学习样本-The digital tube, timer, ADC, square wave generator, voltage comparator, such as the frequency of the program study samples
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3.03mb
    • 提供者:屠丹
  1. AD_TEST

    0下载:
  2. 1、 本工程主要是把输人AD芯片的电压显示在数码管上。 2、 测试时,从JTAG口把AD_TEST.sof下载到FPGA,右边的4个数码管将会显示电压数据(单位:毫伏)。 -1, this project is mainly to AD input voltage displayed on the digital chip tube. 2 test, from the JTAG port to AD_TEST.sof download to the FPGA, the right o
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:110.84kb
    • 提供者:merlin
  1. texisystem

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:52.64kb
    • 提供者:yangzhen
  1. texi

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:73.14kb
    • 提供者:yangzhen
  1. texismoke

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:51.44kb
    • 提供者:yangzhen
  1. ZLG7289B

    0下载:
  2. ZLG7289B 的主要特性 􀂄 很宽的工作电压范围:+2.7~6V; 􀂄 直接驱动8 位共阴式数码管(1 英寸以下)或64 只独立的LED; 􀂄 能够管理多达64 只按键,自动消除抖动; 􀂄 段电流可达15mA 以上,字电流可达100mA; 􀂄 利用功率电路可以方便地驱动1 英寸以上的大型数码管; 􀂄 具有左移、右移、闪烁、消隐、段点亮等强大功能; 􀂄 要
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.35mb
    • 提供者:周文杰
  1. ADC0809-digital-voltage-meter

    0下载:
  2. ADC0809简易数字电压表数码管显示c程序-ADC0809 digital voltage meter.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:1.04kb
    • 提供者:林中海
  1. A4_Ad_Top

    0下载:
  2. AD外设实验,将模拟信号输入给AD外设,AD外设将会转换成数字信号送给数码管显示对应的电压值(The AD peripheral experiment will input analog signals to AD peripherals, and AD peripherals will be converted into digital signals to display the corresponding voltage values.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-02
    • 文件大小:3.24mb
    • 提供者:健伟
« 12 3 »
搜珍网 www.dssz.com