CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 环境测试

搜索资源列表

  1. 68_alarm_controller

    0下载:
  2. vhdl源程序,在quartus环境下测试,仿真。已经过测试。-VHDL source, the Quartus environment testing, simulation. Has been tested.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3455
    • 提供者:tom
  1. 78_alu_input

    0下载:
  2. vhdl源程序,在quartus环境下测试,仿真。已经过测试。-VHDL source, the Quartus environment testing, simulation. Has been tested.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2239
    • 提供者:tom
  1. MyClockTest

    0下载:
  2. 这是我电子线路测试的作业,在FPGA板上实现数字钟,(Max2环境)采用VHDL语言编写,非常适合初学者。具备24小时计时,校时,低高音整点报时,定时和多重功能选择的功能。-This is my test of electronic circuits operating at the FPGA board digital clock (Max2 Environment) using VHDL language, very suitable for beginners. 24-hour time,
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:507269
    • 提供者:blacksun
  1. mc8051V1.4

    0下载:
  2. 8051硬核源码(VHDL),具有全部VHDL代码、测试环境以及说明文档、综合脚本等完整的开发、验证环境,源代码通过ASIC投片,并得到不断完善-8,051 hard-core source code (VHDL), with all VHDL code, testing and documentation, environment, Comprehensive integrity of the scr ipt, such as development, certification, the s
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:530650
    • 提供者:钟方
  1. Test_Bench

    0下载:
  2. 8篇测试向量(Test_Bench)和波形产生的例子(VHDL语言,开发环境:FPGA)
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:12154
    • 提供者:11
  1. RISC_Core

    0下载:
  2. 这是用VerilogHDL描述的一个8位精简指令集处理器,包含完整代码,各种文档,以及测试环境。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:316458
    • 提供者:wdy2004
  1. Triggersignalaccuratedataacquisitionsystemdesignde

    0下载:
  2. 在一些系统中,经常用到对触发信号延时一段时 间后,再对某些目标信号进行采集,通常这段延时要求 非常精确,还要做到范围可调,一般这种延时的最小时 间单位小于100ns。如果选用普通微控制器,延时系统的操作界面比较容易实现,但是靠软件延时得到结果的准确性较低。考虑到芯片功能、开发环境以及接口方便等问题,最终选用一片常用的AlteraSVCPLD EPM7128SLC3411]作为系统的核心控制部分,来实现 信号延时、输人设定、运行显示的功能。应用Veril- o苦2〕语言,在
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:106842
    • 提供者:hjh
  1. paobiao

    0下载:
  2. 软件开发环境:ISE 7.1i 仿真环境:ModelSim SE 6.0 1. 这个实例实现通过ModelSim工具实现一个具有“百分秒,秒,分”计时功能的数字跑表; 2. 工程在project文件夹中,双击paobiao.ise文件打开工程; 3. 源文件在rtl文件夹中,paobiao.v为设计文件,paobiao_tb.tbw是仿真测试文件; 4. 打开工程后,在工程浏览器中选择paobiao_tb.tbw,在Process View中双击“Simulation
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:156342
    • 提供者:李华
  1. ledtest

    0下载:
  2. 用于测试ACEX1k30的流水灯程序,晶振频率为20mhz。运行环境Maxplus2-for testing the water ACEX1k30 lights procedures, the frequency of 20MHz crystal oscillator. Operating environment FLEX10K
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:127569
    • 提供者:闪核
  1. ad9777的测试程序,对SPI进行初始化,运用ISE环境,成功地进行综合和实现.rar

    2下载:
  2. ad9777的测试程序,对SPI进行初始化,运用ISE环境,成功地进行综合和实现
  3. 所属分类:VHDL编程

    • 发布日期:2011-01-04
    • 文件大小:2664973
    • 提供者:Ariesl
  1. modelsim_6.3f_6.4b_6.5_crck.ra

    1下载:
  2. 目前这个生成的key在modelsim se 6.3f 6.4b 6.5测试没问题。因为这几个版本是我逐步升级的,应该说从6.3f~6.5的都可以用。测试环境为windows xp sp3. vista没有测试。按理说是一样的。使用过程中遇到的一些问题的解决办法关于key里面生成中文字符的情况产生原因是,windows当前用户名和主机名是中文,修改之后重新生成一次。在安装的时候要设置环境变量LM_LICENSE_FILE,指向lincense的的路径和文件名。需要在cmd下使用modelsim的
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-22
    • 文件大小:308642
    • 提供者:yanghong
  1. verilogsram

    1下载:
  2. FPGA开发板上的VerilogHDL编写的SRAM读写试验程序, 包括介绍文档, Verilog源码, 在Quartus II 8.1环境下测试通过-FPGA development board SRAM VerilogHDL prepared to read and write test procedures, including the descr iption document, Verilog source code, the Quartus II 8.1 environment te
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:455538
    • 提供者:Joseph
  1. fft_1024_hdl

    1下载:
  2. 一个 1024 点 FFT , 基 4 蝶形运算架构, 5级流水,乒乓内存,有测试环境。-A 1024-point FFT, Radix-4 butterfly structure operation, five water, ping-pong memory, a test environment.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:18014
    • 提供者:wei
  1. fpga-pwm

    0下载:
  2. 用verilog 语言写的FPGA子程序,环境是quartus II 7.2 已经在EP1C6Q240上测试过,源码包含仿真文件和仿真结果,本程序可以直接嵌入做子程序使用。-FPGA with the verilog language written subroutines, the environment is quartus II 7.2 has been tested on EP1C6Q240, source code contains the simulation files and s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1163190
    • 提供者:黄家武
  1. NiosII_clock

    0下载:
  2. 用NiosII实现的数字钟,经过本人测试运行正常,开发环境:QuartusII6.0和NiosII IDE6.0-NiosII achieved with digital clock, after I run the normal tests, development environment: QuartusII6.0 and NiosII IDE6.0
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:378649
    • 提供者:王磊
  1. TSC2046_ILI9481_3.5HVGA

    1下载:
  2. 该程序为触摸屏IC TSC2046和HVGA驱动IC ILI9481的测试程序,采取标准C语言,keil环境下编译成。该程序已用到生产测试中。无错无警告。-TSC2046 and ILI9481 Driver IC program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-08-09
    • 文件大小:109568
    • 提供者:冯祖华
  1. ad_test

    3下载:
  2. ad9777的测试程序,对SPI进行初始化,运用ISE环境,成功地进行综合和实现-ad9777 test procedures, the SPI is initialized, the use of ISE environment, the successful realization of comprehensive and
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-01
    • 文件大小:2665026
    • 提供者:关明明
  1. WATERHOURMETERBASEDONVHDL

    0下载:
  2. 在 MAX+PLUS II开发环境下采用 VHDL语言 设计并实现了电表抄表器 讨论了系统的四个 组成模块的设计和 VHDL 的实现 每个模块采用 RTL 级描述 整体的生成采用图形输入法 通过波形仿真 下载芯片测试 完成了抄表器的功能-In the MAX+ PLUS II development environment using VHDL language design and implementation of the meter meter reading device to di
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:239628
    • 提供者:linfeng
  1. fft_hdl

    0下载:
  2. 一个 16点 FFT 用基2蝶形运算单元完成,有测试环境。-16 points FFT with a radix-2 butterfly computation unit is completed and test environment.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:21873
    • 提供者:wei
  1. Writing_Testbench

    0下载:
  2. 是基于CPLD/FPGA的硬件开发环境测试文本编写的优秀书籍,其语法格式更加接近于C,适合入门者使用-verilog is based on CPLD/FPGA hardware descr iption language, its syntax is closer to C, suitable for beginners to use
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4266028
    • 提供者:沙洲雪雁
« 12 3 4 »
搜珍网 www.dssz.com