CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 转化

搜索资源列表

  1. clk_gen_translate

    0下载:
  2. 本程序实现不同频率时钟的产生及其相互转化-this program different clock frequencies to the formation and transformation
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2217
    • 提供者:李铭
  1. GrayCounter

    0下载:
  2. 计数器,能够由二进制计数器转化为格雷码计数器
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:796
    • 提供者:于玮
  1. BCD_2_EX3

    1下载:
  2. BCD码 TO 余3码 转化器 Verilog
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:956
    • 提供者:leysion
  1. ADC0809_VHDL_ctrl

    0下载:
  2. VHDL控制ADC0809芯片,实现AD转化及采集后数据的读写。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4452
    • 提供者:士大夫
  1. Verilog_example

    0下载:
  2. 本文件包括多路选择器器建模,译码器实验程序,加法器实验程序,比较器实验程序,计数器建模,I2C接口标准建模源码,串行接口RS232标准建模源码标准,LCM建模源码,时钟6分频源码,串并转化源码。 ,对于硬件设计初学者来说有一定的参考价值。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1065353
    • 提供者:朱秋玲
  1. ADC0832_test.rar

    0下载:
  2. ADC0832是一个8-bit的ADC转化芯片,工作频率为250Khz,最大频率可达400Khz,转化通道有两个,输入电压可分有单端或差分形式。本测试使用单端电压输入形式,从昔年的CH0输入电压,使用Xilinx XC3S200AN开发板,并且使用Xilinx ise工具中的ChipScope工具来查看转化后的DO数据是否正确。经验证,输入电压范围是0V--5.5V,当电压达到5.5V时,满刻度.,ADC0832 is an 8-bit conversion of the ADC chip, t
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-15
    • 文件大小:3628113
    • 提供者:zhangjiansen
  1. verilog

    0下载:
  2. 用verilog实现的串并转化,别人写的,感觉不错,与大家共享一下。-serial
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:2744
    • 提供者:shegnman
  1. CORDIC

    1下载:
  2. :CORDIC算法将复杂的算术运算转化为简单的加法和移位操作,然后逐次逼近结果。这种方法很好的兼顾了精度、速度和硬件复杂度,它与VLSI技术的结合对DSP算法的硬件实现具有极大的意义,因而在数字信号处理领域得到了广泛应用。本文首先简要介绍了CORDIC算法的原理,然后详细描述了双模式(旋转/向量)CORDIC算法的预处理和后处理,并且基于FPGA实现了流水线双模CORDIC算法。-By converting complex arithmetic into simple operations su
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:393731
    • 提供者:daisywmc
  1. HDB3Decoder

    0下载:
  2. 这是一个HDB3的译码器,实现从HDB3双极性码到高低电平二值序列的转化-This is a decoder of the HDB3, HDB3 bipolar from high-low-level code to the conversion of binary sequences
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:569
    • 提供者:石云
  1. DAC8812

    0下载:
  2. DA转换,Verilog HDL 编的,可实现DA转化。DA芯片用的是DAC8812,实现16位数模转化。-DA conversion, Verilog HDL code, the DA conversion can be achieved. DA-chip using a DAC8812, 16-bit analog-to achieve transformation.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:674652
    • 提供者:jackosn
  1. binary_to_gray

    0下载:
  2. 将二进制数转化为格备码,4位并行。binary_input为二进制数输入, gray_output为格雷码输出。-Will be converted into binary code grid preparation, 4-bit parallel. binary_input for binary input, gray_output for the Gray code output.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:12451
    • 提供者:changhe
  1. frequence_div

    0下载:
  2. 三分频程序,对输入的时钟信号进行分频,在此基础上可以进行倍频和分频的转化。-frequence divice
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1107
    • 提供者:jeff
  1. vector_to_int

    0下载:
  2. 改程序用VHDL编写 实现由8位二进制数转化成整数的功能-convert vector to int
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:2860
    • 提供者:wuxueqiang
  1. Decoder

    0下载:
  2. 这是一个HDB3的译码器,实现从HDB3双极性码到高低电平二值序列的转化-This is a decoder of the HDB3, HDB3 bipolar from high-low-level code to the conversion of binary sequences
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:681
    • 提供者:石云
  1. DG408

    0下载:
  2. FPGA对模拟开关DG408的控制程序,实现不同需求的情况下,模拟通道的转化。-FPGA on the DG408 analog switch control procedures, to achieve the different needs of the circumstances, the conversion of analog channels.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:636
    • 提供者:原腾飞
  1. dig_scan

    0下载:
  2. 将AD采样的八位比特转化为十进制数值大小,并用数码管动态显示-The AD sample into the eight-bit decimal numerical size, and dynamic display with digital control
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1098
    • 提供者:
  1. UNITPCB

    0下载:
  2. 描述了一个开发板的电路原理图,包括接收,传送,处理等功能,含有一片fpga,数模转化芯片电源等-Development board described in a schematic diagram of the circuit, including the receipt, transmission, processing and other functions, with an fpga, digital-to-analog conversion chips such as power
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:152777
    • 提供者:影子
  1. LTC2624_TEST_OK

    0下载:
  2. 以简单的三角波来测试dac芯片LTC2426的功能是否正常.使用的开发板是Xilinx XC3S200AN,使用芯片的转化通道CHO,最后的输出结果为Vp-p大概为3.3V的三角波(Vp-p的大小由参考电压所决定)-A simple triangle wave dac chip to test whether the normal function of the LTC2426. The use of the development board is the Xilinx XC3S200AN,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-10
    • 文件大小:2199426
    • 提供者:zhangjiansen
  1. xhdl3.2.55_windows

    1下载:
  2. Verilog与VHDL互相转化的最新版本的软件望对大家有用-Verilog and VHDL to transform the latest version of the software useful for all of us look
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3965642
    • 提供者:高天天
  1. BCD码转化为七段码源程序

    0下载:
  2. BCD码转化为七段码源程序。VHDL在FPGA验证(Conversion of BCD code into seven segment code source program)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-11
    • 文件大小:9216
    • 提供者:zhanglei123456
« 12 3 4 5 »
搜珍网 www.dssz.com