搜索资源列表
LED点阵
- 大屏幕led点阵显示的驱动时序。 使用vhdl语言描述。其中rom文件可以使用lpm_megcore自动生成。-big screen led to the dot matrix display driver timing. The use of VHDL descr iption language. Rom which documents can be automatically generated using lpm_megcore.
altera_up_avalon_ps2
- 花了半个月才改好的Atera DE1/DE2 ps2 IP 驱动核。放在FPGA工程目录下可以直接使用。本IP能够驱动PS/2键盘和鼠标。使用时只要调用HAL目录下的文件即可以直接使用!
oc_i2c_masterI2CIP
- *** *** ***OC_I2C_Master使用说明*** *** ***** 使用步骤:1.将OC_I2C_Master文件夹拷贝到安装盘\\altera\\kits\\nios2\\components目录下。 之后重新打开SOPC Builder,在可用元件列表的DeviceSOPC组中将出现OC_I2C_Master 元件,即可像其它Altera外设元件一样添加和使用。 2.hdl文件夹中包含有描述i2c逻辑的硬件描述文件,不能删除。 3.HAL文件
C8051F020驱动步进电机源代码
- C8051F020驱动步进电机源代码。在KEIL C51语言环境下编写,程序由主函数文件、电机驱动函数文件及头文件构成,可读性强,易于入门。
FLASH_WR
- 本文件为用Verilog写的FLASH S29AL032D读和擦除的驱动时序,对刚学习Verilog的同学有一定帮助,已在DE2开发板上验证。-This document is written in Verilog FLASH S29AL032D read and erase the drive timing of the students just learning Verilog will definitely help, has verified the DE2 board.
ILX509_7064
- 本文件是用CPLD(EPM7064)驱动线阵CCD(ILX509),其中包括原理图和程序-This document is a CPLD (EPM7064) driver line array CCD (ILX509), including schematics and procedures
SOPC_pwm_source
- 在SOPC下制作自定义部件(PWM发生器)的源程序,包括硬件描述HDL文件和驱动程序文件-Produced in the SOPC custom component (PWM generator) of the source, including hardware descr iption HDL files and driver files
FSCQ1565RP
- FSCQ1565RP J TAG驱动算法是MCU 以J TAG模式配置FPGA 的关 键。算法调用SVF 配置文件,解释其中的语法规范,生成严 格的TAP 总线时序,驱动MCU 的通用I/ O 管脚来完成对 FPGA 的配置。其中TAP 时序是算法设计和实现调试的一 个主要方面,时序关系[ 2 ]如图3 所示。-FSCQ1565RPJ TAG-driven algorithm is MCU to configure the FPGA model J TAG key. Algo
uart_Transmitter
- 自己写的一个uart驱动代码,是一个工程文件,适合初学者,里面的状态机的写法十分值得学习-To write a uart driver code, is a project file, suitable for beginners, which the wording of the state machine is worth learning
DM9000A
- DM9000的驱动与逻辑,SOPC可用,内含.V文件-DM9000 driver and logic, SOPC available, containing. V file
conformPulse
- 本程序实现了对两相混合式电机提供4路驱动信号,相位相差90,180,另外也提供了拨码开关控制的频率输出选择,输出频率最大是5M,外部全局时钟是10M,采用的芯片是epm7128slc-84-15, 管脚分配可以参考管脚分配文件,对应驱动电机信号是两相双极性A+,A-,B+,B-. 编译环境是quartusII 8.0,这段代码可用来调试步进电机双桥驱动电路,也可用当信号发生器使用。-The program realization of two-phase hybrid motor provide
led_3_test
- 本源码实现了基于FPGA的3寸OLED的驱动,并能在屏上实现条纹显示和棋盘格显示。所使用开发板是CYCLONE 3,上传源码是整个工程,里面有源程序文件-The source implementation of FPGA-based 3-inch OLED driver, and can be implemented on-screen display and stripes checkerboard display. Development board used is CYCLONE 3, u
CVI-EZUSB-6.12
- FPGA开发板上的USB驱动程序,详情见解压目录文件-FPGA development board' s USB driver, extract the directory file details
hi-3593_v-rev-a
- arinc429通信驱动文件,用于429通信-arinc429 communication driver files for 429 communications
12864
- Lcd12864驱动文件 根据SOPC Builder设置编写-Lcd12864 driver files based on SOPC Builder set to write
OV7670_Verilog
- 硬件方式初始化OV7670代码,使用Verilog,I2C_Controller.v为底层SCCB 驱动文件; I2C_CCD_Config.v为初始化参数在此文件中配置;cmos_top.v为硬件读取OV7670输出时序; 另外需要给OV7670 输入XCLK时钟, 可以是 50MHZ-Hardware initialized OV7670 code using Verilog I2C_Controller.v the underlying the SCCB driver fil
ds18b20
- ds18b20单线温度传感器驱动,可直接上板。包括工程文件。(DS18B20 single line temperature sensor drive, can be directly on the board.)
Xilinx High Speed Cable 驱动
- XILINX高速烧写器仿真器驱动程序软件下载文件(XILINX high-speed loader emulator driver software download file)
SDI_controller
- 项目:用到FPGA驱动GV7600输出SDI信号,输出分辨率1920*1080p,首先,了解GV7600芯片的特性功能,按照bt1120协议传输10位Y,Cb,Cr数据;其次,我的项目中用的是10位通道分时复用传输Y,Cb,Cr数据;配置引脚很重要,当初verilog代码写好了,因为硬件引脚配置错误,导致调试一直不通;同时,sof文件也要一直更新(Based on FPGA to design the drive controller of GV7600)
ad7691
- ad7691驱动文件,包含ip和源文件ad7691驱动文件,包含ip和源文件ad7691驱动文件,包含ip和源文件